This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LP87745:芯片7引脚 nINT 引脚的默认输出低电平

Guru**** 2390885 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1312710/lp87745-the-default-output-low-level-of-the-7-pin-nint-pin-of-the-chip

器件型号:LP87745

     

                

                                                                     芯片的第7个引脚  始终 输出  低 电平、 导致 CANA_NSTB  也 输出  低 电平、 从而 使  CAN 收发器 进入 睡眠 模式。  这 会导致        数据的 CAN 传输和接收异常。  我  想  询问 是否        可以   通过 配置  芯片的 寄存器来更改 nINT 引脚的输出电平。   您能否 提供  详细的     芯片设计手册、 包括  有关  芯片 寄存器的文档 和 其他 详细信息?

  如果 我 没 弄错、  寄存器 应该  只是 其中  的一部分 。    还有 一些 硬件 参数 、例如   电阻器和电容器、   以及   上电 时序要求。  哪些 条件 会 触发  中断 输出?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Ligang、

    LP877451A1RXVRQ1中 nINT 的极性配置为低电平有效、这意味着每当发生中断挂起或事件时、nINT 将变为有效、在这种情况下、正如您所述、 我假设有一些挂起的中断、您需要在 nINT 极性变为高电平之前将它们全部清除。 我不确定 nINT 是否会被下拉而不是路径中某处的 GND。 至少在共用的原理图中、情况并非如此。  

     如果 我 没有 弄错,  寄存器 应该  只是   其中的一部分 。    还有 一些 硬件 参数 、例如   电阻器和电容器、   以及   上电 时序要求。  哪些 条件 会 触发  中断 输出?

    是的、除了寄存器配置外、不同引脚功能还有硬件要求。 如果配置为开漏、则 nINT 需要10k 的上拉电阻器、并且  LP877451A1RXVRQ1在内部启用。 与中断触发器相关的其他答案都可以在数据表中的中断部分找到。 一旦您能够查看完整的数据表并浏览完内容、我相信您的问题一定会得到解答。 但是,如果仍有混乱,我们在此支持。 谢谢!

    此致、

    伊什蒂亚克·潘哈瓦