This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] HD3SS3220:HD3SS3220:只有 USB-C 的一侧正常工作、设计审查/调试

Guru**** 2524550 points
Other Parts Discussed in Thread: HD3SS3220

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1288353/hd3ss3220-hd3ss3220-only-one-side-of-the-usb-c-is-working-design-review-debugging

器件型号:HD3SS3220

您好!

我们已 使用 HD3SS3220设计了一个电路、但我们发现只有 USB-C 端口的一侧有效。

您能否查看随附的原理图?

e2e.ti.com/.../schematic_2D00_review.pdf

我们可以在此处看到一些与 HD3SS3220相关的类似线程:

1.同样的问题-只有一端的端口工作: https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1248936/hd3ss3220-application-issues/4760329?tisearch=e2e-sitesearch&keymatch=%2520user%253A570239#4760329

->问题已解决、但未明确说明如何解决

2.请求 查看 使用 HD3SS3220的电路: https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1280067/hd3ss3220-design-review?tisearch=e2e-sitesearch&keymatch=HD3SS3220#

-> 很好地检查了图并准确指出了问题

PS。  在审阅原理图时、您还可以检查以下方面吗?

对于链路1、有一个部分说

" TX 和 RX 之间的链路是否需要交流耦合电容器?"

答案是( )

"...是的、 集线器下游和 USBC 连接器之间需要交流电容器、"

"交流电容器可以位于 HD3SS3220等多路复用器的输入或输出端、

USB3 数据速率固定为5Gbs 或10Gbps、交流电容将影响 USB3链路的正常工作或不工作。"

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    这是 DFP 设计、如何控制 VBUS? 您能否确保仅在 CC 协商完成后才启用 VBUS?

    谢谢

    大卫

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David (ASIC) Liu、

    感谢您指出这一点、但 您能 再详细说明一下这个问题吗?

    遗憾的是、VBUS 时序不受控制。 这可能会有问题、但在关注问题的主要原因时、我们可以 看到、如果完成了 CC 协商、则连接的器件会考虑正确的方向。 例如、当我们断开 DIR 引脚的上拉电阻器、使其悬空时、由于某些原因、有趣的是可以识别反转的方向、一旦工作、非反转的方向便开始不工作。 (反之亦然、如果 DIR 引脚连接到上拉电阻器)根据观察结果、我们可以说无论 VBUS 时序如何、至少连接的器件能够检测到正确的方向。 (并非所有其他 USB-C 设备总是如此、但请注意、该 集线器仅适用于特定设备)

    我们将确保在下一个 电路版本中控制 VBUS 时序、但我们 检查一下这是否是主要原因。

    谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    根据 USB Type-C 规范、在 供电方检测到连接的设备(灌电流)端口存在之前、不会为 USB Type-C 主机或集线器插座(VBUS 或 VCONN)供电。 当 检测到供电方到受电方的连接时、供电方预计会启用插座的电源并 通过连接的器件继续正常的 USB 操作。

    是否可以禁止先打开 VBUS、直到检测到连接的设备? 然后、您能否打开 VBUS 并查看设备是否被正确识别?

    谢谢

    大卫

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、David、

    感谢您的建议。  

    我们将 通过检查 ID 引脚是否为低电平并 连接 VBUS 来调整电流电路。

    其他客户以前是否遇到过类似问题?

    我想问 、您对这可能是问题的主要原因有多大的期望、因为我们一直在努力解决这一问题。

    (因为这是您的第一个建议)

    或者是否有任何其他可能性?

    谢谢

    金启圭

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    其他客户以前是否遇到过类似问题?

    对于 DFP 设计、是的。 如果在 CC 协商 首先完成之前检测到存在 VBUS、HD3SS3220内部状态机将不工作。 这就是为什么我想看看您是否修改了当前设计、这是否会解决问题。  

    谢谢

    大卫

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:  

    谢谢。 我们想 知道怎样才能让芯片正常工作。

    "您是否可以暂时不打开 VBUS、直到检测到连接的设备? 然后、您能否打开 VBUS 并查看设备是否被正确识别?"

    ->

    1) 1)在上面的原理图设计中、您是否意味着不应将 A4、A9、B4、B9直接断开到 VCC50

    例如,将仅在 ID 引脚降至低电平时启用的开关置于低电平?

    2)另外、在上述情况1中、 如果 cc 协商未完成、VBUS 应该达到哪个级别?  0还是悬空?

    3) 3)您是否认为 直接通过 逆变器连接 ID 引脚而900k 电阻器能起到重要作用?  

    (芯片识别 VBUS 是否 连接的方式是通过 5号 PIN、我想)

    (例如、ID 引脚为低 电平->逆变器将其设置为高电平、然后使用900k 电阻器-> VBUS 检测)

    我提出这些  问题是为了让开发团队的工作更加轻松、方法是首先实际调整当前存在问题的电路设计、同时找出适当的设计

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David (ASIC) Liu、

    我可以让您查看我最近的问题吗?

    我提出这个问题、因为我的团队仍然在努力正确设计电路  

    谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    您可以将该 EVM 用作参考、 https://www.ti.com/lit/ug/sllu237a/sllu237a.pdf

    在本设计中、ID 引脚用于选通 VBUS、

    谢谢

    大卫

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Kei:

    您是否有关于设计审查的任何更新/问题、或者可以关闭此主题吗?

    此致!

    谢恩

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Shane Hauser:

    按照团队的指导原则、我们将发布该评估板的更新版本、并将在下周发布。  

     如果可以、我将告诉您并解决问题、更新 版本 准备就绪后、解决方案是否有效。

    金启圭

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Kei:

    感谢您的快速响应。 我将此线程保持打开状态、并 等待您的更新。

    此致!

    谢恩

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Kei:

    客户电路板是否正常工作? 如果有任何其他问题、我可以在这里回答。

    否则、我将解决该问题。

    此致!

    谢恩

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Shane Hauser:

    感谢您关注此问题。

    很遗憾、新电路开箱即用、我们的开发团队正在调查此问题。

    您能帮助我们检查可能的问题吗?

    我已经上传了更新后的图。

    在图中、您可以关注"Plan-A "部分。

    (计划 B 部分是我们在计划 A 完全不工作时所做的可选部分、 这样的原理是、控制 DIR 上的电压电平可改变多路复用器方向、即使 DIR 引脚是输出引脚、也不是输入引脚、根据数据表也是如此)

    此致!

    金启圭

    e2e.ti.com/.../20231208_2D00_pcb3_2D00_debugging_2D00_TI.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Kei:

    通过查看原理图、我看不到高速信号布线上的交流耦合电容器或偏置电路。 您能否仔细检查共模电压是否处于0V - 2V 范围内?

    这是3220 DFP EVM 上的偏置电路、您可以将其用作设计的参考。

    您可以在高速线路上添加交流耦合电容器、以滤除任何现有的直流偏置。 例如、该 EVM 在每个 TX/RX 对上耦合一侧进行交流耦合。

    您还应确保在 VCC33引脚上升之前的2ms 内 VDD5引脚电压保持稳定。

    这是数据表中的一个图表、显示了启动

    我不确定您在这里使用什么逻辑来控制 VBUS。 一种简单的方法是使用 VBUS 开关 IC、就像针对此器件的 EVM 中那样。

    我也没有看到您的 ID 引脚上的上拉。 我建议使用200K 欧姆将 ID 上拉至 VDD_5、如数据表典型应用中所示。

    此致!

    谢恩