Other Parts Discussed in Thread: TLC5925, TLC59283
主题中讨论的其他器件: TLC59283
您好!
我的客户有一个有关 TLC5925的问题。
从数据表(SLVS765B、P9)中的 Fugyre 1可以看出、LE 不需要 CLK 信号。
但在 P8和图5中、保持时间(th (L))和建立时间(tsu (+))指定为5ns 最小值。
为什么 指定到 CLK 的保持和设置时间? 这意味着什么?
此致、
奥巴
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
Other Parts Discussed in Thread: TLC5925, TLC59283
您好!
我的客户有一个有关 TLC5925的问题。
从数据表(SLVS765B、P9)中的 Fugyre 1可以看出、LE 不需要 CLK 信号。
但在 P8和图5中、保持时间(th (L))和建立时间(tsu (+))指定为5ns 最小值。
为什么 指定到 CLK 的保持和设置时间? 这意味着什么?
此致、
奥巴
您好、Jared:
好的、让我再解释一下。
设置和保持定义如下图所示(来自数据表、图5)。
设置为 CLK-Risign 到 LE FALLING。 保持时间为下一个 LE 下降到下一个 CLK 上升。
如果 LE 与 CLK 无关、为什么需要这个设置/保持? 此参数的目的是什么?
我无法理解。
在下图(数据表中的图6)中、正如您所说、LE 看起来与 CLK 无关。
只有 CLK-15接近 LE 高电平脉冲。 图中是蓝色的设置吗?
是否需要进行此设置以确保 CLK0-15期间的所有 SDI 值在此时序中正确锁存?
图中还显示了"保持"红色吗? 是否需要保持以确保由下一个 CLK-0计时的 SDI 信号不会错误锁存?
此致、
奥巴