This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS56C215:有关 FSW 负载调节的问题

Guru**** 2387090 points
Other Parts Discussed in Thread: TPS56C215
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1299676/tps56c215-question-about-fsw-load-regulation

器件型号:TPS56C215

我有一个关于 TPS56C215的问题。


根据数据表、在相同条件下、

在输入电压(Vin)相同的情况下、开关频率随着输出电压(Vout)降低而增大。


正如我知道的、通过这个公式、fsw× 1/t_on≤(Vout/Vin)

当输出电压降低时、开关频率也会降低。


我想知道我能否获得有关这方面的解释?
t_on 的值是否会随 Vout 电压而变化?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我还有一个有关 TPS56C215的问题。

    根据数据表、建议使用10k Ω 的上拉电阻器将其上拉至 VREG5、从而实现 PGOOD。

    即使未向 VREG5提供外部电源、也应该对 VREG5上的 PGOOD 施加上拉电阻?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    如果未向 VREG5施加外部电压、它仍将在4.7V 左右驱动、因为这是内部稳压 LDO 的输出。 因此、您可以使用10k 的上拉电阻器将其上拉至 VREG5。

    谢谢。

    阿莫德

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回复。  

    您能否同时回答顶部的问题?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    导通时间由时间常数在内部生成、对于该时间常数肯定有一定的容差。 此外、关断时间还因输入/输出条件而异、因为它取决于 Vout、Iout、DCR、LSFET Rdson 的变化以及电感器纹波。 这会导致时间周期和频率发生轻微变化。 对于给定的 Vin 和 Vout、频率变化很小、因此这不应该是一个大问题。 如果还有其他问题、敬请告知。

    谢谢。

    阿莫德