This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC21750:时间限制

Guru**** 2382290 points
Other Parts Discussed in Thread: UCC21750, UCC5350, UCC5390
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1299803/ucc21750-time-limitation

器件型号:UCC21750
主题中讨论的其他器件: UCC5350UCC5390

您好、

我的客户对 UCC21750很感兴趣、但他们的应用需要极快的响应时间。

他们在阅读数据表时发现、该器件具有称为 Diglitch filter 的功能。

此功能基本上可防止驱动器被噪音错误激活。

问题和关注点是、这是否意味着整体时间响应将是  

tINFIL (输入滤波器)+ tPDHL (传播延迟从高电平到低电平)?

您如何计算总延时时间?

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Barton:

    您能否以数字方式定义客户的传播延迟要求? 并询问在其系统中确定该限值的相关技术条件?

    UCC21750的 IN+抗尖峰脉冲时间为40ns。 90ns 的总传播延迟 TPLH 和 TPHL 已经包括了40ns、您不希望将其加在一起。

    这有助于提高栅极驱动器的抗噪性能、但确实会增加传播延迟。 如果需要较短的传播延迟、可以使用 UCC5350或 UCC5390。 它们没有 UCC21750的集成过流保护、也没有模拟至 PWM 感测引脚。

    此致、

    肖恩