This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS51200:EN 引脚抗尖峰脉冲滤波器

Guru**** 2530360 points
Other Parts Discussed in Thread: TPS51200

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1286563/tps51200-en-pin-deglitch-filter

器件型号:TPS51200

您好、TI 专家!

在我们的设计中、在正常上电序列开始之前、向 EN 引脚施加了一个无法控制的高电平脉冲(3.3V)。

脉冲宽度约为~10ns。  TPS51200 EN 引脚内是否有可过滤此脉冲的抗尖峰脉冲滤波器? 此脉冲 是否会触发 TPS51200运行?

谢谢

新生儿

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Neo:

    有一个部分 数据表这建议确保 EN 引脚始终低于或等于 VIN (请参阅下文)。 如果可能、我会尝试消除 EN 引脚上的任何不良电压尖峰。

    如果确实无法纠正系统中的3.3V 尖峰行为、请记住、EN 引脚会通过 REFINOK 和 UVLO 比较器的两个其他输入在内部馈送至逻辑栅极。 如果 REFINOK 或 UVLO 内部信号在系统中出现 EN 脉冲时处于非活动状态、则 ENVTT 输出信号不应处于活动状态。

    根据您的描述、似乎3.3V 脉冲在上电前出现、因此我认为此时 UVLO 或 REFINOK 就是阻止器件功能的原因。 还要查看预期上电的上电时序图。

    此致、

    詹姆斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、James:

    在我们的系统中、VIN 3.3V 首先出现、然后在 EN 引脚上出现10ns 脉冲、最后出现 REFIN/VLDOIN。 根据您的解释、由于发生 EN 脉冲时 REFIN 不正常、TPS51200 ENVTT 应该处于非活动状态。  

    谢谢。

    新生儿

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Neo:

    是的、根据我的理解、REFINOK 就是在这种情况下会阻碍操作。

    此致、

    詹姆斯