This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS51206:针对 DD4 1.2V 的 S3 + S5电源状态控制?

Guru**** 1144130 points
Other Parts Discussed in Thread: TPS51206
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1286348/tps51206-s3-s5-power-state-control-for-dd4-1-2v

器件型号:TPS51206

大家好!  

我正在研究在1.2V 逻辑下将 TPS51206用于 DDR4应用。 数据表的第7.4.1节列出了控制器件所需的电源状态、但关于这两个引脚我有一些要求:

1.如何针对1.2V 逻辑正确端接 S3和 S5引脚?

2.使用 S3和 S5引脚的 DDR4的正确逻辑控制是什么? 数据表中未明确定义 HI 和 LO 状态所需的电压电平为1.2V。  

请尽可能告诉我您的想法、希望能尽快收到您的回复

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Filipe:

    S3和 S5引脚的 VLH (逻辑高电平)阈值为1.8V、因此您可能需要将其连接到 VDD 或其他一些外部电压。 在典型应用中、VDD 是3.3V 或5V。

    要在封闭系统中控制这些引脚、您可以将上拉电阻器与某个主机 IC 的开漏连接结合使用。 在这一部件的 EVM 上、我们使用了简单的开关、您可以直接在电路板上打开和关闭这些开关。 或者如果您不打算使用除 VTT 完全打开之外的任何状态、您可以将这些引脚连接到大于1.8V 的电压。

    用户指南中的 TPS51206EVM 原理图

    此致、

    詹姆斯