大家好、
我们有一个在降压模式下运行的高侧 MOSFET 的 Vgs 波形、但发现在导通过程中有一些振铃。 工程师担心压降可能会导致高功率耗散、因为电压低于 Vgs (th)和 VGP。
您能否解释振铃的根本原因、评论是否存在任何潜在风险并提供解决此问题的解决方案? 谢谢!
CH1:HS MOSFET 的 VGS (通过差分探头)
通道2:开关节点


此致、
谭婷
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
我们有一个在降压模式下运行的高侧 MOSFET 的 Vgs 波形、但发现在导通过程中有一些振铃。 工程师担心压降可能会导致高功率耗散、因为电压低于 Vgs (th)和 VGP。
您能否解释振铃的根本原因、评论是否存在任何潜在风险并提供解决此问题的解决方案? 谢谢!
CH1:HS MOSFET 的 VGS (通过差分探头)
通道2:开关节点


此致、
谭婷
丁老师、您好!
如果栅极电阻器增加、导通和关断时间会变得更长。 对于振铃、最重要的解决方案通常是采用良好的布局、因此如果您计划进行下一次电路板修订、请确保减少从开关节点到栅极线路的寄生耦合。
再次查看上面的测量值后、我对您看到的振铃感到有点困惑。 高侧 MOSFET 的 GS 已经变为高电平以使 FET 导通、但随后在开关节点变为高电平时再次突然拉至低电平。 这对我来说有点奇怪。 我预计当开关节点变为低电平时、某个东西会被拉低、而当开关节点变为高电平时、这个东西会被拉高。 我迷路了
Sam、您好!
我很抱歉,但我不确定你在寻找什么。 审查 EVM 的原理图可能有帮助吗? LM5177EVM-HP 评估板| TI.com
此致、
布里吉特