This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS7A24:在有源终端电路中将 TPS7A24用于稳压器

Guru**** 2392905 points
Other Parts Discussed in Thread: TPS7A24

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1262594/tps7a24-using-the-tps7a24-for-the-voltage-regulator-in-an-active-termination-circuit

器件型号:TPS7A24

我正在考虑使用 TPS7A2401DBVR (可调版本)作为电压源、用于半字节宽(x4) SPI 闪存的数据和时钟线路的输入上的主动终端。  该方法涉及使用一个端接电阻器(通常可以接地)、并将其固定到一个固定电压源(通常是传输信号振幅的1/2电压)。  在本例中、我要将其~为在总线速度为6 μ s 133MHz 的3.3V 电源上工作、因此我的启动配置是将稳压器设置为1.65V。  我将使用仿真软件来选择端接电阻以匹配特征阻抗、或者关于来设置最终值。  出于解答这些问题的目的、我们暂时假设每个数据和时钟线上的终端电阻值为49.9欧姆。

我的问题如下:

1.是否有以这种方式使用此部件或系列的任何应用信息?

2.我简单的计算结果表明,进入/退出稳压器的电流最坏的情况是数据线的极端情况,要么是各个线的所有低值或所有高值的瞬时位值。  在所有低电平的情况下、稳压器仅提供每条线路1.65V/49.9 = 33mA 的电流。  当线路都处于高电平时、电流的幅度是相同的、但电流将流入稳压器或-33mA [(3.3V-1.65V)/49.9]。

    a.是否有任何关于稳压器对此频率阶跃变化的响应时间的信息(即稳压器提供电流或吸收电流需要多长时间)?

    b.如果稳压器无法承受这种类型的高速反应时间、我是否可以假设我可以选择具有足够充电/放电计时能力(例如<0.01uF)的输出电容器来提供初级

         或吸收电流、直至稳压器赶上?

    c.在器件对全位高电平进行调节的情况下、负电流是流经器件的接地引脚、还是该器件无法支持更大的负电流?  如果我使用

         一个 TPS7A24、用于每个闪存的数据和时钟线、假设时钟线为50/50占空比、最坏情况可能看起来像+/-~150mA (4x 33mA + 1x 16mA)。

    d.过压调节(对于所有线路为高电平)是否会产生应用手册警告的反向电流、需要图8-1/8-2中所示的反向电流保护方案?

非常感谢小组或任何 TI FAE 就此主题提供反馈。

谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mark:

    非常感谢详细的讲解。

    让我来研究一下、我会向您介绍更多详细信息。

    此致、
    罗哈特  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Rohit、

    另外要说明的是、馈入稳压器输入的输入电压为3.3V。

    我还有一个与 TPS7A24的常规运行有关的问题:使用~10uF 的输出电容器是否需要使用第8.1.4节中提到的反向电流阻断肖特基二极管?

    此致、

    标记

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mark:

    很抱歉耽误你的时间,Rohit 将在下一个工作日内回复你。  

    此致、

    尼克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mark:


    以下是有关 TPS7A24在应用中的性能问题的一些详细信息:

    1. 我们没有任何关于在这种情况下使用 TPS7A24或任何其他 LDO 的具体应用文档。
      1. 在某些应用中、LDO 用于类似或更高频率的信号范围、但 LDO 输出肯定会发生下冲和过冲、具体取决于电流要求的压摆率(+/LDO 的上升/下降时间- 33mA)。 LDO 输出的稳定行为将取决于负载电流阶跃的上升/下降时间。 由于开关频率相当高、下冲和过冲将仅在较高侧、因为 LDO 将无法获得足够的时间来稳定。 如果您可以提供一些与负载的上升/下降时间相关的详细信息、我可以帮助您了解 dVout 值的一些详细信息。
      2. 当然、选择较大的电容器有助于减少 LDO 输出上的下冲/过冲。  
      3. 在所有位高的情况下、电流将在 LDO 内部流动、这将导致输出充电高于1.65V、因为 LDO 将无法调节。 LDO 不用于灌电流。 在所有位高的情况下、33mA 电流在 LDO 输出和输出电容器内部注入。 因此、它将开始充电、电压高于1.65V。 根据所选的输出电容器、它甚至可能充电至高于3.3V (VIN)、从而使反向电流通过 LDO passFET (如8.1.4节中所述)。  
        1. LDO 不支持 Ve 电流(灌电流)。 因此、将根据电压电平来决定电流的方向。 在输出节点低于 VIN 之前、电流通过输出电容器和内部 LDO 节点流向接地。 一旦达到高于 VIN 的电压、电压将开始流向 VIN。
      4. 是的、根据连接的输出电容器、这可能会导致第8.1.4节中说明的情况。
    2. 在所有位高的情况下、LDO 输出的上升可通过 dvout =(I*dt)/Cout 计算得出。 其中 dt 是在 LDO 输入端注入电流的时间周期。 在这种情况下、根据计算结果、被定义为133Mhz (tp ~ 7ns)。 因此对于10uF、总 dvout 应约为0.1mV (有一些裕度)。

    请告诉我、以防需要有关此方面的更多详细信息。

    此致、

    罗哈特·福加特

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Rohit、

    感谢您的解释。  由于我的问题已提交、我已经找到了另一类稳压器、即 DDR 终端稳压器、它确实能够提供有源终端中使用的灌电流和拉电流能力、不过具体来说是通过 DDR 类型存储器实现的。  我能够为我的应用使用此类稳压器、即使我的用途不是 DDR 存储器。  顺便说一下、这些稳压器被营销和描述为 LDO 稳压器、但它们可能专为有源终端所需的灌电流和拉电流能力而设计。

    感谢你的帮助。

    此致

    M·梅耶霍夫