您好!
我有一个客户在使用 TPS62130A、但为什么芯片仿真的上升过程中会有一些小的步骤?
请帮助确认此设计是否有任何问题。
仿真图和原理图设计请参考随附的文档。
非常感谢!
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
尊敬的 Shuai:
1. 客户产品的 PCB 尺寸小、如果去耦电容22uf (0603)更改为2或3、则整个直流/直流转换器使用的 TPS62130A 芯片不能降低。
2. 客户的产品目前处在布局阶段、尚未投放到电路板上、这一步对未来产品的影响还不清楚。
3、 较小的 SS 电容值是几百 pf、可以明显改善、但不能淘汰、因为 FPGA 要求功率上升时间明显>0.2ms、较小的 SS 电容值不能满足爬升时间要求。
4. 基于上述原因,咨询制造商是否有任何影响(输出电容1 22uf+1 0.1uf),并确认此步骤对客户的产品没有影响,客户可以接受此类使用。
谢谢~