主题中讨论的其他器件:CSD25404Q3、 CSD13201W10、、 CSD25485F5
大家好、
我对 PMOS 的最大 Vgs 有点困惑。 为什么一些 PMOS 具有正负 最大 Vgs 、例如 CSD25404Q3、CSD13201W10 ?
CSD17381F4、CSD25485F5 VGS 的绝对最大额定值分别为+12V 和-12V。 您可以帮助确认这两种材料的 VGS 绝对最大额定值是否同时支持+/12V。 如果该器件未提供 正或负 最大 Vgs 规格、我们如何确保该规格?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
我对 PMOS 的最大 Vgs 有点困惑。 为什么一些 PMOS 具有正负 最大 Vgs 、例如 CSD25404Q3、CSD13201W10 ?
CSD17381F4、CSD25485F5 VGS 的绝对最大额定值分别为+12V 和-12V。 您可以帮助确认这两种材料的 VGS 绝对最大额定值是否同时支持+/12V。 如果该器件未提供 正或负 最大 Vgs 规格、我们如何确保该规格?
Hale、您好!
谢谢咨询。 有时数据表中的规格可能会令人困惑。 我们采用小型封装或芯片级封装的大多数小型 FET 都包含某种形式的栅极 ESD 保护。 对于 CSD17381F4、CSD25485F5具有单端保护。 CSD13201W10和 CSD25404Q3不包含任何栅极 ESD 保护。 对于具有单端保护的器件、绝对最大值 VGS 也是单端的、因为如果以相反的极性施加 VGS、ESD 二极管将正向偏置并将 VGS 钳制到结压降。 对于那些没有 ESD 保护或背靠背 ESD 保护的器件、情况并非如此、数据表中的绝对最大额定值为±μ V VGS。 您可能还注意到、在一些较旧的器件上、绝对最大 VGS 额定值并不对称、例如+16V/-12V。 这是由于制造这些器件的工艺。 在数据表的第1页、您将看到 FET 的原理图符号、它将指示它是否具有单端、背靠背或没有 ESD 保护。 我将在下面提供一个链接、通过这篇技术文章介绍 TI FET 中使用的 ESD 保护类型。 如果您有任何其他问题、请告诉我。
此致、
约翰·华莱士
TI FET 应用