This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS7A20:何时停止有源放电

Guru**** 1144750 points
Other Parts Discussed in Thread: TPS7A20
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1240585/tps7a20-when-does-active-discharge-stop

器件型号:TPS7A20

大家好、

从联系人处收到 有关 TPS7A20的问题。 他们希望器件的输出在发生 UVLO 事件时完全放电。  

数据表中的有源放电规格是在 EN 变为低电平或 VIN < UVLO 时发生的、但尚不清楚有源放电何时停止/

1.有没有一个指定点可以将有源放电视为"完成"而 FET 重新打开?

2.如果输入电压完全下降,我们是否仍然能够偏置 FET,以便关闭 FET 并对输出放电? 或者 FET 是否可能必须保持开路并且我们会在输出端卡在电荷?

谢谢!

奥斯汀·艾伦

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Austin:

    FET 应在器件应关闭时保持开启状态、以使其输出保持低电平、因此不应出现任何重新关闭的点。 如果没有输入电源、则不能对下拉电阻进行偏置、因此正如您提到的、输出端将有电荷。 但是、一旦有足够的电荷、导通 FET 的体二极管将开始导通、电荷也将在输入端结束。 一旦输入端有足够的电荷、我认为将会发生的情况是器件最终将偏置到足够大的程度、以激活下拉、并吸收一些输出(和输入)电荷、直到输入端没有足够的电荷用于偏置、 器件将关闭。 然后、只要输出端存在一定的泄漏、该周期就会重复。  

    此致、

    尼克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Nick、

    感谢您的详细解释!

    听起来、如果我们希望输出通过下拉电阻完全放电、那么输入需要保持足够长的时间才能实现这一点。 我们放电时所通过的下拉电阻是否有值以便可以估算放电时间?

    此外、我们的任何 LDO 是否具有无需在输入端充电来偏置下拉的架构?

    此致!

    奥斯汀·艾伦

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Austin:

    我将检查设计的标称下拉电阻。  

    我认为下拉电阻器始终是 n 通道器件、因此我想我们没有任何器件可以在没有电源的情况下具有有源下拉电阻器。 我将介绍我们具有有源下拉的器件、看看我是否能找到适合的器件。

    此致、

    尼克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Austin:

    下拉电阻约为150 Ω ±50%。  

    我观察并发现、我认为所有有源下拉电路毕竟都使用 n 沟道器件、因此该器件始终需要经过偏置才能使有源下拉电路正常工作。  

    此致、

    尼克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢!