大家好、
我的客户将 TPSM82903SISR 设计到其电路板上、为 ASIC 模拟电压轨(12V 输入电压至0.82V 输出电 压@ 2.5Amax、1MHz 开关)供电。 该 ASIC 具有非常严格的容差要求、建议电压轨上的噪声不超过+/-1%。 客户很紧张地拉动电路板设计上的触发器、并发现 Vp-p 不够好、或者负载瞬态需要更严格、或两者兼而有之。 我正在研究在输出级添加 LDO 的可能性、但我想了解您的以下几点:
- 第一个想法当然是增加 Cout 以减少输出纹波。 我会推荐这个方法、但不确定它对瞬态响应的影响有多大。 不想帮助解决一个问题、也不想制造另一个问题。
- 这是一个内部补偿器件 、但我想让客户为前馈电容器设置一个位置、以便 在瞬变成为问题时为其提供旋钮。 关于这是否是一个好主意以及如何选择 Cff 的价值、是否有任何指导?
- 如果它们能够承受效率的下降、从1MHz 转向2.5MHz 开关有助于输出电压纹波和瞬态响应、对吗?
- 还有其他想法吗? Webench 推荐了一种输入滤波器、但由于滤波器太大、所以我们放弃了该滤波器。
谢谢。
布赖恩