This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ISO5852S-RST:EP 引脚的最大电流消耗

Guru**** 2390775 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1217028/iso5852s-ep-maximum-current-consumption-by-rst-pin

器件型号:ISO5852S-ISO5852S EP

大家好、

我是否可以知道 ISO5852S-RST 的  EP 引脚的电流消耗是多少?

谢谢

桑托什

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!  

    在数据表中、RST 引脚的漏电流由 I_IL 指定。 遗憾的是、我们没有最大电流消耗规格。  

    此致!

    南锡

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    在我的设计中、我们有4个 EP ISO5852S-ISO5852S 芯片。 与门的输出连接到全部4个芯片的 RST 引脚。 因此、我想知道与门是否能够驱动所有四个 IC 的 RST 引脚。 是否有其他方法来验证相同特性?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Santhosh:

    由于 RST 引脚是高阻抗引脚、与门输出的电压电平是此处的决定因素、而不是电流。 只要和输出高电压大于或等于 RST*0.7,就能正确驱动 VCC 引脚。  

    此致!

    南锡  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Hidalgo:

    如果 AND 输出为 HI、则不会发生 RST、因此与门输出端的 LO 将驱动4个芯片的 RST 引脚。 希望我的假设正确

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Santhosh:

    是的、您的理解是正确的。  

    此致!

    南锡