主题中讨论的其他器件: TPS548D22
您好!
我要检查 TPS546D24A 的 OVP 机制。 在 TPS548D22中、它会导通低侧 FET、直到触发 NOCP、然后高侧 FET 会以最短导通时间导通。 我认为当 VIN<2* VOUT 时有问题、因为高侧最短导通时间为60ns、最短关断时间为300ns、高侧导通时间无法补偿电流下降、因为低侧 FET 必须导通300ns。 例如、VIN=7V、OVP=5.5V、当触发 VOUT 时、低侧 FET 电流降至 -30A 阈值、然后它将导通高侧 FET 并保持60ns。 但是、对于220nH 电感器、高侧 FET 只能将其拉至-29.6A。 在下一个周期中、低侧 FET 必须再次接通并持续300ns、这样负电流下降至37.1A。 如果这种情况持续存在、NOCL 不会对保护低侧 FET 产生影响。 则会损坏器件。
而 TPS546D24A 的机制是什么? 当 VIN<2* VOUT 时、它是否会出现与 TPS548D22相同的问题?
-A