我 找到 UCD3138HSFBEVM029 EVM 固件的示例代码。 使用前端2斜坡模块执行 SR Soft On。 设置 RAMPDACEND。 根据 EVM 固件将 RAMP_DAC_VALUE 更改为1100。 PWM 模式为正常模式。 但我发现 SR 占空比不能超过70%。 DPWMA 的占空比仅为12%。 因此、我想知道如何设置 RAMPDACEND.RAMP_DAC_VALUE。 该值与什么关系? 谢谢!
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我 找到 UCD3138HSFBEVM029 EVM 固件的示例代码。 使用前端2斜坡模块执行 SR Soft On。 设置 RAMPDACEND。 根据 EVM 固件将 RAMP_DAC_VALUE 更改为1100。 PWM 模式为正常模式。 但我发现 SR 占空比不能超过70%。 DPWMA 的占空比仅为12%。 因此、我想知道如何设置 RAMPDACEND.RAMP_DAC_VALUE。 该值与什么关系? 谢谢!
您好、极乐:
DPWM EV4设置周期 减去死区时间。
EV1 = 20 EV2来自更合适的输出 EV3 =周期>>1
我尝试更改 RAMPDACEND。 RAMP_DAC_VALUE 以及问题是 Slove。 但是、 我想知道如何 适当设置该值。 恐怕设置的值错误、 可能会导致 DPWMA 和 DPWMB 同时打开、从而防止模块出现故障。
如果此值设置不正确、DPWM 的正常模式能否保证正确的输出波形?
您好、极乐:
1.如果是 RAMPDACEND。 RAMP_DAC_VALUE 设置为 period - DT、如何设置 SYNC_FET_RAMP_START 的值。 0?
2.现在 EVT4符合 PERIO - DT.
我想知道上面的寄存器是什么(RAMPDACEND)。 RAMP_DAC_VALUE 和 EVT4 )是高 优先级。 它可以 保证 正确的输出波形。
Liwei、
1、配置 SYNC_FET_RAMP_STAR 的值、该值应大于 EV1。
2、EV4和 RAMPDACEND。 必须考虑 RAMP_DAC_VALUE。
如果 EV4 < RAMPDACEND、DPWMB 的下降沿由 EV4决定。 禁用 RAMP_DAC_VALUE 或 RAMP。
DPWMB 的下降沿由 AMPDACEND 决定。 RAMP_DAC_VALUE、如果 EV4 > RAMPDACEND.RAMP_DAC_VALUE。
还可以找到另一个连接器。 RAMP_DAC_VALUE =周期- DT 和 EV4 = 0、这意味着 EV4 > AMPDACEND。 RAMP_DAC_VALUE -> DPWMB 的下降沿由 AMPDACEND.RAMP_DAC_VALUE 决定。
EV4 = 0意味着 EV4放置在下一周期的开始处、也意味着当前周期的结束。
请参阅 RTM 页面122 UCD31xx 技术参考手册(修订版 D)(TI.com)
谢谢