This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LM4128:最小输入电压

Guru**** 2536790 points
Other Parts Discussed in Thread: LM4128

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1199100/lm4128-minimum-vin

器件型号:LM4128

大家好!

我有关于 LM4128的问题。

列出了最大输入电压。

但是、未指定最小值。 最小 VIN 值是多少?

另外、VIH MIN =65%的 EN 条件是什么?

例如@EN=3.3V 等...

此致、
石渡市

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,石渡  

    • 电气表脚注中的第6点说明了最小 VIN 要求。 最小 Vin 应>= Vout +压降电压。  

    • 已在 VIN=5V 时测试了条件 ofr EN。 此测量值最小值 VIH=0.65*5V=3.3V。 VIH 将取决于 VIN。 它将随 VIN 电压的增加而降低。  

    此致

    Trailokya  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Trailokya

    感谢您的回复、但很抱歉这么晚才回复。

    我明白、VI 的最低设置。

    输出 VOUT 时的 VIN 阈值电压是多少?

    并告诉我 VIN 的 UVLO 值。

    此致、
    石渡市

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    石渡山  

    VOUT 将在下方突出显示压降条件的情况下输出  

    未为 REF 部件定义 UVLO。 您应该保持 VIN 高于 VREF +压降电压、以确保正确调节。  

    此致

    Trailokya  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Trailokya-San、


    感谢您的答复。

    我仍然不明白。

    压降电压为400mV。
    例如、如果您输入5V 并输出3.3V、则 VREF 将在输入为3.7V 时输出。
    您同意这一理解吗?


    此致、
    石渡市

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    石渡市  

    当 VIN >= 3.7V 时,Vref 将为3.3V (稳定电压)。 VREF 在低于3.7V Vin 时将不稳定。

    此致

    Trailokya  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Trailokya


    感谢您的答复。

    这将是客户得到的波形。

    当 VIN 上升至1.6V 时、VREF 开始输出。
    请解释为何在 VIN = 1.6V 时输出 VREF。

    我将永远感谢你的支持。


    此致、
    石渡市

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    石渡山  

    该内部电路将触发、电路将开始提供输出。 Vref 将跟随 Vin、直到 Vin 超过 VREF+压降、换句话说、在 VIN 超过 VREF+之前、线性调节规格将不会保持正常。  

    UVLO 不是数据表中规定的规范,因为这是模拟 IC ,因此我们定义了最小 VIN,其中 REF 引脚将具有稳定的输出。  

    此致

    Trailokya  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Trailokya-San、


    感谢您的答复。

    由您的注释显示"该内部电路将触发"。
    它是触发电压1.6V 吗?

    我知道 VREF 通过触发内部电路来启动输出。

    我将永远感谢你的支持。


    此致、
    石渡市

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,石渡山

    参考设计旨在满足压降规格而不是 UVLO、因为这并非数据表所述参数。 因此变化可能很大。 这是不可能的。 您能解释一下为什么客户会关心 UVLO 吗?  

    此致

    Trailokya  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Trailokya-San、


    感谢您的答复。

    客户不关心 UVLO。
    客户希望控制 LM4128的 VREF 输出。
    为此、我们将检查 VIN 的哪个电压会触发 VREF 的输出。
    因此、客户要在启动时测量波形。


    此致、
    石渡市

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    石渡山  

    您能否解释一下、您所说的"客户希望控制 LM4128的 VREF 输出"是什么意思?

    此致  

    Trailokya  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Trailokya-San、


    感谢您的答复。

    客户关心后续器件的输入时序。
    因此、客户希望估算输出 VREF 的最小/最大时间。

    那么、我要询问 VIN 与 VREF 的关系。


    此致、
    石渡市

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,石渡山  

    客户可通过 EN 引脚控制 VREF 输出。 确保电源已启动、然后应启用。 在 ENABLE 变为高电平之前、VREF 不会出现。  

    希望这些信息对您的客户有所帮助。  

    此致

    Trailokya