This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPSI3100-Q1:评估板问题

Guru**** 2385540 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1355273/tpsi3100-q1-evaluation-board-issues

器件型号:TPSI3100-Q1

我在使用 TPSI31xx-Q1EVM 时遇到问题。 我为初级侧供电时、FLT1引脚变为低电平、无需驱动 MOSFET。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jos、您好!

    感谢您加入 E2E 并与我们的团队建立联系!

    • 您能否分享您的电路板/设置的图片、以便我能够尝试重现该问题?
    • 您是否还可以通过确认 VDDM 上的5V 来确认电源传输在此问题期间是否正常工作?
      • 如果 nFLT1变为低电平时 VDDM 上为5V、请尝试安装 nF 范围(例如1nF)的电容器 C18 。  

    此致、
    T·陈


    固态继电器|应用工程师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Tilden,

    感谢您的回答、请参阅下面的图纸了解我的当前设置。 请注意、跳线的安装方式与图中相同、但 J2配置为 LDO_OUT。 在连接负载/HV 或在连接输出时 VDDM 上未看到5V 的电压、并且 VDRV 也不会变为高电平、这是我所期望的、因为 nFLT1正在触发。 在我看来、电源好像不是通过隔离栅传输。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jos、您好!

    非常感谢您的更新、对于由此给您带来的不便、我们深表歉意。 刚意识到、我没有指定如何测量 VDDM 在我最后一条消息中、应该参考以下内容: VSSS 。 如果 VDDM 则表明没有功率传输。 我想:

    1. TPSI3103-Q1未通电
    2. TPSI3103-Q1具有较低的 CE 信号
    3. TPSI3103-Q1损坏

    要检查这些用例、您能否申请 12V 输入端子、并确认 5V 范围 VDDP 至 VSSP CE 至 VSSP nFLT1至 VSSP

    如果 5V 分布、请确认 5V 范围 VDDM 到 VSSS 0V 范围 FLT1CMP 至 VSSS

    此致、
    T·陈


    固态继电器|应用工程师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    VDDP-VSSP:5.02V

    CE - VSSP:5.02V

    nFLT1 - VSSP:0.05V

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jos、您好!

    感谢您的更新。 您是否还能提供  VDDM 到 VSSS PGOOD 至 VSSP  测量? 如果这些电压为5V、则比较器会以某种方式在没有负载的情况下跳闸。 如果这些电压为0V、则器件未通电或损坏。  

    此致、
    T·陈


    固态继电器|应用工程师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是、

    VDDM - VSSS:0V

    PGOOD - VSSP:5V

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jos、您好!

    感谢您的更新。 我尝试通过检查 PGOOD 和 nFLT1电源时序在实验中重现此问题、但未能做到。  想知道是否有可能将次级电源折叠起来并创建一个 PGOOD =高电平和 nFLT1 =低电平的条件。 现在我得出的唯一结论是意外连接了某个设备或器件出现故障。 通过私信与您建立联系发送一个新的 EVM。  

    此致、
    T·陈


    固态继电器|应用工程师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jos、您好!

    还想收集有关您的应用的更多信息、看起来您正在测试过流保护-多大的负载电阻与100V 电源串联? 当时正在 考虑 过流事件超过 MOSFET 的 SOA 曲线、损坏 MOSFET、导致栅漏源短路、进而损坏 TPSI3103-Q1的可能性。  

    此致、
    T·陈


    固态继电器|应用工程师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这是一个好问题。 我使用的电子负载的恒定电阻设置为100欧姆。 查看 UJ4C075033B7S 的 SOA 曲线应该没问题。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jos、您好!

    已经与我的团队进行了核实、当时我们正在考虑电子负载是否会导致行为错误。 看到新 EVM 已交付的跟踪信息。 在连接负载(理想的电阻负载)之前、请验证器件是否正常工作(为 VDDP 供电、在 VDDM 上测量5V 电压)。  

    此致、
    T·陈


    固态继电器|应用工程师