This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS25940-Q1:为什么没有输入时 FLT 引脚为低电平?

Guru**** 2381580 points
Other Parts Discussed in Thread: TPS25940-Q1
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1369407/tps25940-q1-why-the-flt-pin-is-low-level-when-without-input

器件型号:TPS25940-Q1

工具与软件:

您好!

我很好奇、为什么 在没有输入电压时 FLT 引脚为低电平? 在我看来、内部 MOS 需要栅极电压导通、如果没有输入、TPS25940-Q1将无法工作、FLT 引脚将为高电平。

那么、您能告诉我为什么吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Steve、您好!

    这是一个 FLT b 是低电平有效引脚。 只要出现故障、引脚就会变为低电平、否则它保持高电平。

    如果没有其他后续问题、请点击 Resolve (已解决)。

    此致、
    阿鲁什

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Arush:

    我知道是一个低电平有效引脚。 我只是想知道 FLTb 引脚在哪里上拉? (哪种电源轨?) 如该图10-24所示。 因为没有 Vin 和 Vout、FLT 引脚仍为低电平有效。

    史蒂夫

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Steve、您好!

    在此图中、它很可能被上拉至外部电源。 (我无法在此处确认确切内容)。 内部实现是使用开漏 FET 完成的、其中栅极由 SWENb 信号控制(不是开关使能信号)。 在此处、当 UVP 触发时、SWEN 变为低电平、因此 SWENb 为高电平、而 FLTb FET 导通、从而 FLTb 低电平输出。  

    此致、
    阿鲁什

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Arush:

    但是、如果该器件受 Vin 和 Vout 的影响、移除 Vin 和 Vout 后、  仍可以控制内部开漏 FET 导通?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Steve、您好!

    如果器件上电(不是讨论 passFET 而是电子保险丝本身)、则 FLTb 引脚的开漏 FET 将被驱动到适当的电平、但如果器件断电、则无法控制该 FET。 在该状态下、FLTb 将为低电平。  

    此致、
    阿鲁什

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Arush:

    我明白、但如果在器件断电时无法控制 FET、那么  FLTb 对于与 外部电源的上拉连接不应该是高电平吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Steve、您好!

    噢! 现在已理解您的担忧。 我认为您是正确的、它看起来在上面的波形中、FLTb 被上拉至 Vout。  

    很抱歉让人感到困惑。 这是一款旧器件、制作这些数据表的人已经离开了团队、因此在通信方面存在一些差距。

    此致、
    阿鲁什

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Arush:

    因此、如果我能够理解这种情况、当 FLTb 引脚 上拉至外部电源、如果 Vin 和 Vout 被移除(器件断电)、由于 FET 无法控制、FLTb 将为高电平。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    由于无法控制 FET、因此它应该为高电平。 如果 FET 的寄生电荷被捕获、则可能导致泄漏路径、从而降低电压电平。

    此致、
    阿鲁什