This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPSM63610:关于通过 FPGA 启用 TPSM63610

Guru**** 2364370 points
Other Parts Discussed in Thread: TPSM63610
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1374724/tpsm63610-regarding-enabling-the-tpsm63610-through-fpga

器件型号:TPSM63610

工具与软件:

大家好!

我正在我的项目中将 TPSM63610用于三个应用(28V 到12V、28V 到8.5V 和12V 到4V 转换)。 在数据表(数据表中的参考原理图)以及 TI WEBENCH 电路设计器中、IC 仅通过 Vin 启用。 我要通过 FPGA 启用它。 我的 FPGA I/O 组的工作电压为3.3V。

我是否可以将来自 FPGA I/O 组的信号直接连接到 IC TPSM63610的使能引脚? 如果未连接、请建议如何为所有三个应用(28V 至12V、28V 至8.5V 和12V 至4V 转换)进行连接。

此致、  

Sahil  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    请提供相应的参考原理图。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    您可以使用外部信号驱动器件的 EN 引脚。 有关所需的逻辑电平、请参阅数据表第6.5节中 EC 表的"使能引脚"部分。 3.3V EN 信号可以。

    对于来自外部器件的特定 I/O 配置、我们没有特定的参考原理图。 只要满足 EN 引脚要求、就应该可以工作。 如何配置 I/O 以满足 EN 引脚要求将取决于 FPGA 器件、我无法对此进行评论。

    此致、

    Ridge

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Ridge、  

    我使用 Xilinx Artix 7 FPGA 供您参考。 可以直接从 FPGA 组将使能信号连接到 IC 的使能引脚吗、或者我应该在两者之间放置任何电阻器。

    谢谢。此致、

    Sahil

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Sahil:

    只要器件的外部信号不违反 TPSM63610 ABSMAX 额定值并满足数据表 EC 表中列出的 EN 阈值电压、就应该是可以的。  

    此致、

    Ridge