This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC5390ECDWVEVM:如何配置 UCC5390E 的输出何时使用驱动器2 SIC FET?

Guru**** 2378650 points
Other Parts Discussed in Thread: UCC5390
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1376660/ucc5390ecdwvevm-how-to-configure-output-of-ucc5390e-when-to-use-drive-2-sic-fet

器件型号:UCC5390ECDWVEVM
主题中讨论的其他器件:UCC5390

工具与软件:

嗨、团队:

我们的 EVM 仅在输出端显示了 UCC5390的错误引脚排列。 在使用 UCC5390E 驱动两个并联 SIC FET 时、您能帮助提供参考原理图和布局吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Zoe:

    该 EVM 可以配置为适用于任一封装型号。  

    要使用 E 版本驱动两个并联 FET、可以尝试如下所示:

    此致、

    Sean

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Sean、

    对于用于并联驱动两个 SIC 的钳位引脚、我们是否有建议的布局?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Zoe:

    如果您使用 UCC5350M、则应在 CLAMP 和每个栅极之间放置1 -2.2Ω。 这仍将低于高频栅极环路阻抗的电感本底、但由于 Vth 工艺差异、它将有助于在导通期间缓解任何 FET 不匹配。

    此致、

    Sean

    钳位电路建议:

    米勒下拉阻抗:注入通常大于50MHz