This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS3435-Q1:锁存问题

Guru**** 1828310 points
Other Parts Discussed in Thread: TPS3435, TPS3435-Q1, TPS3430
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1391441/tps3435-q1-latching-issue

器件型号:TPS3435-Q1
主题中讨论的其他器件: TPS3430、TPS3435

工具与软件:

尊敬的 TI:

我一直在开发一个系统锁存使用外部开漏缓冲器根据应用手册: snva837。

在本文档中、实施方案以 TPS3430为基础、但我自行判断:TPS3435-Q1和 TPS3430的实施方案相似。

Im 与 TPS3435AFACADDFRQ1配套使用

在测试时、我根本没有发现锁存功能起作用。

我将对组件使用下一个值:

- Crst = 2.2nF。

- CWD = 10nF。

- WDO*之后的10k 上拉电阻器。

- SET0 = 0。

- VDD = 3V3。

测试时、我发现电容器刚刚由 Crst 引脚充电、但据我所知、当置为有效时 、开漏缓冲器 SN74LVC1G07DBVR 应该会阻止 Crst 充电、从而锁存整个系统。

对于锁存功能不起作用的原因、您有什么建议吗?

此致、

最大值

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Max:

    对于每个看门狗帧或错误事件、TPS3430器件会对相应的电容充电和放电。  

    TPS3435器件不会每次对电容充电和放电。 上电期间会检测电容值、并且计时器值是根据检测到的电容定义的。

    因此、SNVA837中所述的将 CRST 引脚保持为低电平的实现方案将不适用于 TPS3435。 我们确实为 TPS3435器件提供锁存输出配置、并具有采用 C 引脚排列的固定时序选项。

    我们计划在不久的将来发布具有锁存输出功能的以下选项。 请告诉我们这些选项中的任何一个是否可以满足您的时序要求。

    TPS3435CAEBJDDFR

    TPS3435CAGBJDDFRQ1

    TPS3435CBHAJDDSR

    TPS3435CCGAJDDFR

    TPS3435CECAJDDFRQ1

    TPS3435JAJDSER

    TPS35DA40GCJDDFR

    谢谢、此致、

    Shridhar。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Shridhar:

    感谢您提供的信息。

    问题非常紧迫、因此我们正在尽快寻找解决方案。 什么时候可以提供这些芯片?

    由于我们可能无法在需要时立即提供这些芯片、您是否有推荐的电路来锁存输出?

    我希望很快收到您的反馈。

    此致、

    最大覆盖

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Max:

    以下可订购器件将于2024年10月上市。

    TPS3435CAEBJDDFR

    TPS3435CAGBJDDFRQ1

    TPS3435CBHAJDDFR

    TPS3435CCGAJDDFR

    TPS3435CECAJDDFRQ1

    TPS35DA40GCJDDFR

    如果您现在需要用于评估的样片、我们可以支持任何一个 OPN 的样片(最多10个器件)。 如需样片申请、请联系您当地的 TI 支持。

    谢谢、此致、

    Shridhar