This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS65216:DDR 电源1.35V (DCDC3)电源输出在发出关断命令后继续

Guru**** 1807890 points
Other Parts Discussed in Thread: TMDSEVM437X, TPS65218, TPS65216
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1412626/tps65216-ddr-power-1-35-v-dcdc3-power-output-continues-after-shutdown-command

器件型号:TPS65216
主题中讨论的其他器件: TMDSEVM437XTPS65218

工具与软件:

大家好!

最新消息和公告

DDR 电源1.35V (DCDC3)输出在发出关断命令后继续。

TI 用户指南中介绍了 PMIC 和 CPU 之间的连接。

它与 TPS65216电源管理 IC (PMIC)相同、具有4个直流/直流转换器、1个 LDO 和集成电源定序数据表(修订版 A)

启动序列中的输出波形没有特殊问题。

DDR 电源以外的电源轨会在关断序列中关闭。

TI 参考板 TMDSEVM437X 上也会出现同样的问题。

您能给我一些有关原因的信息吗?

此致、

Ryusuke

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Ryusuke:  

    您是否能够阐明"shutdown 命令"的含义?
    如何触发掉电?

    如果 PMIC 在暂停/睡眠模式下运行、则将 DCDC3特意设置为保持开启状态、以保持向 DDR 存储器供电。

    这可能会出现 PMIC 只是处于挂起模式的情况、您是否使用 I2C/能够读取状态寄存器的 STATE 位?

    如果情况并非如此、您是否能够共享 DCDC3 (以及 PWR_EN、DCDC2和 DCDC4)的启动/关断波形捕获?

    谢谢!  
    Sarah  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sarah、

    感谢您的支持。

    我是 Ryusuke 的同事、我负责支持 AM437x。

    客户采取以下措施后、我们确认 DCDC3输出在关断期间关闭。
    您能否确认此解决方案的有效性?

    • 修复了 Linux SDK (v06.03.00.106)中"tps65218_PMIC_SET_SUSPEND_ENABLE ()"中的"strobe (DC3_SEQ)= 5"。
      最初、"strobe (DC3_SEQ)= 0"是在"tps65218_PMIC_SET_SUSPEND_ENABLE ()"中设置的。
    • 删除了 Linux SDK (v06.03.00.106)中"DTS"中的"dcdc3:regulator-dcdc3"
      通过参考下面的 E2E 来删除。
      e2e.ti.com/.../linux-am4376-tps65218-dcdc3-issue
    可能就是这种情况、PMIC 刚刚处于暂停模式、您是否使用 I2C/能够读取状态寄存器的状态位?

    状态寄存器中的状态位设置为3h。

    我还连接了波形以防万一。
    [启动顺序]

    此致、
    棒极了 h

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 H、  

    有。 状态位为3h 确实可以确认 PMIC 在暂停模式下运行。  

    您执行了正确操作来禁用此功能。  
    当 DC3_SEQ = 0h 时、电源轨不会遵循关断序列、并在暂停模式期间保持开启状态。  

    要更改此设置、您应将 DC3_SEQ 分配给某个选通、以便它遵循启动/关断顺序。 默认情况下 应为5h、因此 DC3将在频闪灯5处启用、就像您目前拥有的一样。  

    这是正确的解决方案。
    如果您确认关断现在按所需运行、则不需要采取进一步的操作。

    此致、  
    Sarah

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sarah、

    感谢您的答复。

    我明白了。 只是为了确定一点、让我确认一点。

    在某些版本中 DCDC3似乎总是有意打开、但我是否理解此行为不会导致故障等任何问题、这是正确的?

    如果在默认状态下使用、DCDC3将处于开启状态、但数据表或用户指南中未提及这一点、它与 PMIC 关断序列图不同。
    此外、即使在最新 Linux SDK (v09.01.00.001)中的"tps65218-regulator.c"中、DCDC3在 REV2.1中也处于开启状态。

    此致、
    棒极了 h

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、O.H.、  

    是的、DCDC3保持导通时不会出现这种行为。 以这种方式设计它是为了使 DDR 存储器保持通电和保留。   

    数据表的1.3说明部分简要介绍了此特性:(睡眠模式=挂起模式)
    我同意这一点应该被澄清、并且关断序列图也许会误导、所以我个人将研究如何更新数据表 、同时还演示 DCDC3何时保持开启。  

    此致、  
    Sarah

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sarah、

    很抱歉我错过了... 我明白了。
    感谢您的大力支持!!

    此致、
    棒极了 h

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sarah、

    1) TPS65216在发出关断命令后似乎转换为暂停。

    为什么它不转换为 PRE_OFF?

    2) TPS65216在关断序列后保护内存是否有任何原因?

    由于 TPS65218的 RTC 模式、TPS65216是否在默认情况下还起到保护存储器的作用?

    此致、

    Ryusuke

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Ryusuke:  

    1) 1)如果 至少有一个输出未分配给 序列选通、TPS65216将转换为 SUSPEND 而不是 PRE_OFF。  

    请确保所有输出 DCDC1、DCDC2、DCDC3、DCDC4和 LDO1的"_SEQ"位都被设置为3h 至 Ah (选通3至10)之间的值
    然后、器件应转换到正确的 模式。  

    2) 为 DDR 供电、使 DDR 存储器设置为 保持自刷新模式、从而在消耗低功耗的同时保持存储器。
    我们很抱歉、因为我不太熟悉产品系列的 DDR 端、但我认为这只是 一种定义为 JEDEC 标准的模式。  

    我不确定我是否正确理解了您的问题、因此请告知我是否能进一步澄清:  

    即 TPS6521 8. 新增了两个专门用于 RTC 的降压转换器(DCDC5 & DCDC6)、由备用电池供电、可防止电源故障并保持常开状态。
    但适用于 TPS6521 6. 没有这些额外的转换器、因此没有这个额外的备用保护功能。  

    此致、  
    Sarah

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sarah、

    感谢您的回答。

    1) 1)我明白、如果它不设置为序列、它将被切换为暂停。

    2)很抱歉我的问题不清楚。

    我想问一下、是否需要在关闭后为 DDR 存储器供电?  

    我认为在 RTC 模式下使用时、需要保持存储器通电。

    我认为具有 RTC 模式的 TPS65218的功能已接管、并被设置为 TPS65216的功能。

    此致、

    Ryusuke

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Ryusuke:  

    我理解。 我不相信你 阈值  在关断后继续为 DDR 存储器供电、但这将取决于您的预期运行情况。
    我建议查看您的特定处理器要求、以确认是否需要此  功能以及这是否会对器件运行产生影响。  

    TPS65216与 TPS65218相同、但功能有所减少。 请在此处注意其应用的不同之处:

    此致!  
    Sarah

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sarah、

    感谢您的回答。

    您的快速响应非常有帮助。

    此致、

    Ryusuke