This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
尊敬的 TI 专家:
对于 TPS746 LDO、在我们的设计中、输入为1.8V+/-5%、输出为0.75V+/-3%。 最大输出电流为0.5A。 问题:
1.是否存在压降问题的风险? 环境温度范围为-5°C 至65°C。
2.我们 将输出的裕量从0.75%+3%限定为0.75V-3%、但输出间歇性关闭。 您对触发此关断的原因有什么看法吗? 是否触发任何保护模式?
谢谢
新生儿
尊敬的 Neo:
只是为了确认、最低环境温度-5°C 和最高环境温度65°C 是多少? 在0.75V VOUT 时、我不认为器件进入压降的风险。 仅当器件进入热关断状态或通过 EN 引脚被禁用时、器件才会关断、VOUT 崩溃。 当发生此关断时、是否可以捕获一些示波器屏幕截图、其中显示 VIN、VEN、IOUT 和 VOUT? 谢谢!
此致、
Srikanth
谢谢 Sriknth。
是的、最低环境温度为5C、最高环境温度为65C。
考虑到最坏的情况、Vin 为1.74V、Vout 为0.77V、您认为有风险吗?
对于 LDO、我们无法测量电流。 这个问题 很难重现。 到目前为止、我们只看到了47个 HV->LV 裕量调节环路后发生的问题。
从高电平到低电平的 Vout 电压裕度是否会触发任何情况? 我们以这种方式实现了电压裕度、如下所示。
谢谢
尊敬的 Neo:
我不确定我是否了解如何控制裕度。 我假设此变化来自外部反馈电阻器。 是否在 FB/NC 引脚上施加了外部电压? 您能在该方法中提供更多详细信息吗? 您是否在多个器件中看到过此问题?
此致、
Srikanth
尊敬的 Srikanth:
我们采用的电压裕度与下面 TI 文档中所述的方法相似。 唯一的区别是、在我的设计中、电源序列用作 DAC、它通过修整电阻器向 FB 节点提供电压。 (请参阅前面的快照提供)。
1.最初、DAC 为高阻态输出、因此可以达到标称值0.75V。
2.然后在 DAC 输出端产生一个低于 Vref 的电压、该 电压会通过修整电阻13.7K Ω 将 Vout 修整为0.75V+3%。
之后、会在 DAC 输出端生成一个高于 Vref 的电压、从而将 Vout 修整为 0.75V-3%。
在步骤3之后、我们观察到 TPS746 LDO Vout 崩溃、并向电源序列发生器报告 UV 故障。
谢谢
新生儿
尊敬的 Neo:
感谢您提供详细信息、我将对此进行探讨并回复您。
此致、
Srikanth
尊敬的 Neo:
是否在多个器件上观察到了该问题?
此致、
Srikanth
尊敬的 Srikanth:
是的、TPS761的生产日期代码是2246。 我们仍在研究这一问题的根本原因。
您是否能够获得具有相同生产日期代码的样片并进行验证?
谢谢
尊敬的 Neo:
我很抱歉在上个星期没上班的时候耽误你的时间。 我们将无法重现该问题、因为我们没有相应的设置。 如果在多个器件上发现了此问题、则表明器件正在进入某种测试模式。 您能否分享 VIN、VEN 和 VOUT 的干净示波器照片? 我想看看电压线上是否存在任何干扰。 谢谢!
此致、
Srikanth