This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
大家好、团队!
我有2个不同的板、都装配了 LMR38020FDDAR 芯片、并且在该线上升后、我在 PG 线路14us 上观察到这个奇怪的骤降:
在一个电路板上、我们在 PG 线路上有3.3k 上拉电阻器、可以看到:
在另一块板上,我有10k 上拉电阻器上的 PG 线路,并看到这个:
原理图如下所示:
我已经将 EN 线、VIN 线和此芯片的 VOUT 线与 PG 相关联、并且在那里没有什么奇怪的事情、没有突然的瞬变或断电。
我想知道这一下降来自哪里? 这是芯片内部的器件吗?
非常感谢!
尊敬的 Kristina:
我怀疑这是由于 LED D46。 当输出上升至 D46的正向电压时、D46导通、这将向5V 电源轨增加负载。 如果输出足够低、则会导致 PGOOD 拉低、所以它 会消耗一些电流、因此上拉电阻器越大、您看到的压降就越大。 您可以通过移除二极管来检查吗?
此外、问题是否会跨 IC?
谢谢!
Richard
您好、Richard!
非常感谢您的答复。
我们在确定5V 电压轨范围的同时、确定了 PG 的范围、并且它是稳定的、我们还运行了更具挑战性的测试、同时电源轨偏差保持在 PG 阈值范围内。 我们还在这之后取下了板上的 LED、以便100%确定、但是这种骤降不会消失。 我们认为、必须有其他因素造成这种情况。
重申一下、我们在组装了同一器件的2个不同项目上会发生这种行为。
您能不能提出任何其他可能导致骤降的原因?
非常感谢您的帮助。
祝你一切顺利。
Kristina。
尊敬的 Kristina:
我明白了。 PGOOD 变为低电平的可能情况是 OV/PGOOD UV、即电流热关断、热关断。 您的 运行条件是什么?
除了上拉电阻器之外、哪个器件连接到 PGOOD 引脚? 能否在启动期间和稳态周期中监测 VIN、VOUT、PGOOD 和电感器电流、以便在两种情况下看到启动和 PGOOD 骤降:
1)将任何外部连接连接连接连接连接到 PGOOD
2)当外部连接与 PGOOD 连接断开时、唯一需要上拉的是5V 电压轨。
谢谢!
Richard
您好、Richard!
非常感谢您的答复。
我们已经进行了 OV/EVM 测试 UV、并使用热像仪进行了热捕获。 没有任何东西会标记问题。
PGOOD 馈入另一个 TI 芯片 TPS62826ADMQ 的 EN 引脚。
除了连接到 LMR38020FDDAR 的 PGOOD 的上拉电阻外、没有其他任何东西。
1) 1)以下是连接外部连接时的捕获结果:
红色-输入电压(24V)
蓝色- PGOOD
绿色-流经电感器的电流
黄色- FB
此处还有电流和 PGOOD 的缩小捕获:
我们注意到、 PG 上升之前的电流处于稳定的频率、但是、一旦 PG 上升、看来芯片正在执行脉冲跳跃、然后是其他某个频率、并且只有在下降之后、该电流才会恢复到 PG 线路上升之前的初始频率。
还在5V 输出上通过额外的1A 负载进行了测试:
2)我们已经断开 R12、断开下游连接。 并将 R9连接到 TP7、以便仍将其拉至5V。
所以、一旦下游连接断开、DIP 就会消失:
蓝色- PGOOD
绿色-流经电感器的电流
黄色- FB
对于芯片 TPS62826ADMQ 的下游连接会导致骤降的原因、您有什么建议吗?
非常感谢您的观看。
祝你一切顺利。
Kristina。
您好、Richard!
再增加一些相关的更新。
我们决定也尝试其他东西。
我们将0欧姆链路 R12放回原位。 向上提起 U2的引脚6、垂直连接了一个3k3 RES、并在顶部添加了一根细线以连接到5V。 3V3稳压器上的 EN 线路通过 R9直接拉至5V。 这样可以从 U4的 EN 引脚上断开 PGOOD。
蓝色– TPS62826ADMQ EN 引脚
黄色– LMR38020FDDAR PG 引脚
请忽略黄色迹线上的尖峰、这是噪声、重新修整时不存在。
如您所见、EN 引脚会根据预期的5V 电压升高而斜升
在 PG 线上放大后、不会出现下降。
我们执行的下一个测试是在 PGOOD 引脚及其焊盘之间添加100欧姆电阻器、并在电阻器两侧观察范围、以查看哪一侧出现问题、PG 或 EN:
黄色- TPS62826ADMQ EN 引脚
蓝色- LMR38020FDDAR PG 引脚
仔细检查了多次、我们看到 PG 引脚上的倾角始终大于 EN 侧、这表明问题出在 PG 侧。
请分享您对此的看法。
感谢您的帮助!
祝你一切顺利。
Kristina。
尊敬的 Kristina:
下周我再看一下、但我注意到的一点是、如果 LMR38020 PGOOD 引脚在驱动 EN 引脚、为什么 TPS62826 EN 首先上升? 我希望时机与此相反、对吧? 在这种情况下、
您是否可以通过将 TPS62826 EN 引脚上拉至输入引脚来驱动该引脚、然后查看是否发生骤降? 我怀疑 可能有一些从 TPS6286启动过程中注入回 PGOOD 引脚的噪声、可能导致骤降。
谢谢!
Richard
您好、Richard
感谢您发送编修。
经过对其潜在原因的严格调查、我们找不到设计问题、因此我们订购了两种评估板: TPS62826AEVM-126和 LMR38020EVM。
我们已将它们连接在一起、而无需更改电路板上组装的任何元件。 我们将 LMR38020EVM 的 Vout 连接到 TPS62826AEVM-126的 Vin、 我们还将 LMR38020EVM 的 PG 线连接到 TPS62826AEVM-126的 EN。 他们的电源正常,然而当我们观察到 EN 线,我们观察到同样的行为:下降2.2V, 14us 后的线上升:
然后、我们仅 隔离测试了 TPS62826AEVM-126。 我们已使用5V 电源为其供电、并使用27.8k 将 EN 线路拉至 VIN (与 LMR38020EVM PG 上拉相同)。 并看到 EN 线斜坡上升的骤降:
我们认为骤降是由 TPS62826ADMQ 芯片本身引起的、与之无关。
为什么会发生这种情况?
由于我们在评估板上看到这种情况、因此我们知道这与我们的特定设计无关、但想知道这种情况发生的原因以及我们如何使用芯片来将此问题降至最低。
非常感谢您的帮助!
祝你一切顺利。
Kristina。
尊敬的 Kristina:
LVB 人员可以最好地回答有关 TPS62826ADMQ 芯片的这个问题。 我已经在该线程中循环了它们。
谢谢、
Richard
您好 Kristina:
此线程似乎与另一个线程重复: https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1431247/tps62826a-dip-occurring-on-the-en-line。
我将关闭该主题、并在另一个主题中继续支持。
此致、
Andreas。
您好、Andreas
你已经提到增加上拉强度,以尽量减少髋关节。
您能否告知 PG 引脚的电流能力是多少? 我们可以使用多强的上拉? 假设我们将 PG 拉至5V。
谢谢你。
祝你一切顺利。
Kristina。
尊敬的 Kristina:
建议限制流入 LMR38020至5mA 的 PG 引脚的电流(请参阅 数据表中的第8.3.5节)。 因此、当将 PU 连接至5V 时、其最小建议值为1kΩ。
此致、
Andreas。