This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] BQ40Z50:PCB 板上用于驱动功率晶体管栅极的轨道宽度。

Guru**** 1810440 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1432217/bq40z50-the-width-of-the-tracks-on-the-pcb-board-for-driving-the-gates-of-power-transistors

器件型号:BQ40Z50

工具与软件:

您好! 请告诉我在 PCB 板上进行引线时最好的宽度 
用于控制功率晶体管的栅极-宽或窄?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mike:

    由于晶体管位于器件的高电流路径中、因此应使用宽迹线。 在我们的 EVM 板中、我们使用平面进行这些连接、并建议您同样执行此操作:

    此致、

    Anthony

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我的意思是从 bq40z50芯片到晶体管栅极的轨道的宽度。 
    它们的宽度很重要吗?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mike:

    我认为目前的设计应该没问题、请允许我们对此进行确认并与您联系。

    此致、

    Anthony