工具/软件:
尊敬的 TI 专家:
使用外部 LVCMOS 时钟输入作为的处理器时钟源时、您能否分享外部 LVCMOS 数字时钟源规格和指南
MCU_OSC0
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具/软件:
尊敬的 TI 专家:
使用外部 LVCMOS 时钟输入作为的处理器时钟源时、您能否分享外部 LVCMOS 数字时钟源规格和指南
MCU_OSC0
尊敬的电路板设计人员:
常见问题解答是通用的、也可用于
AM64x
AM243x (ALV、ALX)
请参阅以下输入:
外部 LVCMOS 时钟规格:
客户需要确认 他们选择的 TI 时钟源满足我们计划在 AM64x 数据表的下一个版本中发布的要求。 几款较 新器件的数据表中已经添加了非串行器/解串器用例要求。 您可以参考 AM62Ax、AM62Dx 或 AM62Px 数据表来了解这些要求、这些要求与 AM64x 非串行器/解串器用例要求相同。
注意:添加了该表以供快速参考。 有关更新后的信息、请参阅数据表。
AM64x 数据表将包含一个附加相位噪声参数、如果 计划使用 AM64x 串行器/解串器 在没有 通用外部时钟源的情况下实现 USB SuperSpeed 或 PCIe 运行、则必须应用该参数。
最大相位噪声曲线应小于:
100Hz 时为-92.3 dBc/Hz
-122.3 dBc/Hz (1kHz 时)
-132.3 dBc/Hz (10kHz 时)
-142.3 dBc/Hz (100kHz 时)
1MHz 时为-152.3 dBc/Hz
仅当串行器/解串器 PHY 用于 USB SuperSpeed 或在没有通用外部时钟源的情况下运行 PCIe 时、"相位噪声"参数才适用。
数据表
AM62Dx Sitara 处理器数据表
https://www.ti.com/lit/pdf/sprspb5
有关所需的信息、请参阅处理器特定数据表。
数据表中的规范目前正在更新。
如果数据表中没有提供规格、请遵循上述规格。
连接 LVCMOS 时钟输入
与1.8V LVCMOS 兼容的时钟输入
时钟输入不具有失效防护功能
时钟输入以 1.8V VDDS_OSC0为基准。
时钟输入不具有失效防护功能
建议将振荡器电源连接到与 VDDS_OSC0相连的同一电源
使用 LVCMOS 时钟输入是否存在任何问题
最好使用晶体为 AM62x 系列处理器创建参考时钟、因为时钟抖动问题的风险较低。
使用 LVCMOS 时钟输入没有问题。 选择振荡器时请遵循上述规格。 如果使用 LVCMOS 振荡器、请 选择一个不包含 PLL 的振荡器。 与具有 PLL 的 LVCMOS 时钟源相比、仅实现在基本振荡模式下运行的晶体振荡器的 LVCMOS 时钟源提供更低的时钟抖动。
确保遵循 数据表的 MCU_OSC0 LVCMOS 数字时钟源一节中添加的注释
此致、
Sreenivasa.