工具/软件:
您好、
我的客户希望 将 GPMC_CLK 频率设置为 64MHz。
似乎只有 GPMC_FCLK 是 133MHz 或 100MHz、GPMCFCLKDIVIDER 仅允许 1/2、1/3 或 1/4。
因此可能的配置如下。
| GPMC_FCLK | 1/1. | 1/2 | 1/3. | 1/4 |
| 133MHz | 133MHz | 66.5MHz | 44.3MHz | 33.25MHz |
| 100MHz | 100MHz | 50MHz | 33.3MHz | 25MHz |
Q1) 以上假设是否正确?
Q2) 是否可以更改 133MHz 或 100MHz 以外的 GPMC_FCLK?
例如、将 PLL2 hsdiv_clkout7 设置为 1/16 并为 GPMC_FCLK 提供 62.5MHz 工作、不会对其他模块产生任何影响? 
谢谢。此致、
田代浩一郎