请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
部件号:TMS320C6727B工具/软件:
当配置为通过 EMIF 进行并行闪存时、该器件无法正确引导。 它通过以大约 12MHz 运行的 FPGA 连接到串行 SPI 闪存器件。 单个字读取的时间大约为 6-15us、具体取决于首次访问或顺序。 根据我通过 Code Composer 进行的测试、MEWC 字段似乎默认为 0x1C、即 100MHz EMIF 处的约为 4.5uS。 引导时的器件访问需要减慢速度、但接口本身没问题。 是否有任何方法可以将器件默认为具有较慢的 EMIF 时钟速率或较长的最大等待周期时间?