This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PROCESSOR-SDK-AM62X:关于 FLS 和 ETH 的 Generated_Dpl 文件

Guru**** 2483355 points
Other Parts Discussed in Thread: SYSCONFIG

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1548973/processor-sdk-am62x-regarding-generated_dpl-files-for-fls-and-eth-together

器件型号:PROCESSOR-SDK-AM62X
主题:SysConfig 中讨论的其他器件

工具/软件:

您好团队:

MCAL 软件包:  MCAL _SitaraMPU_10.01.00.03

SDK 软件包:  MCU_PLUS_SDK_am62x_10_01_00_33

我们想知道如何一起为 FLS 和 Eth 生成 DPL 文件、因为依赖于 FLS 和 Eth 的服务器客户端、我们正在使用同时包含 Eth 和 FLS 的 Autosar 堆栈。 但是,由于预初始化函数名称在配置更改的情况下都保持不变。 我们想知道、如何处理这个问题。

请找到随附的屏幕截图  

您能提供反馈吗?

感谢您、

此致、

Pradeep R

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Pradeep、

    您可以通过创建新的 SysConfig 工程并添加两者的配置、为以太网和闪存生成组合文件。 这将确保生成的文件包含两种配置。

    但是、请注意、SysConfig 中的以太网支持仅适用于 A53 内核。 因此、确保选择 A53 作为内核、而不是 R5F。

       

    此致、

    Nihar Potturu。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好 Nihar Potturu ,

    感谢您的答复。

    我们将尝试此操作。

    此致、

    Pradeep R

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好 Nihar Potturu ,

    您能给我们分享  MCAL 驱动程序中使用的 Eth 和 FLS 示例的.sysconfig。

    此致、

    Pradeep R

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Pradeep、

    下面随附的屏幕截图具有 MCAL Eth 配置。

    对于闪存、您可以查看任何 SBL OSPI 示例的.ssycfg 文件。

    此致、

    Nihar Potturu。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好 Nihar Potturu ,

    实际上、我们也需要 MPU 区域及其配置。

    如果可能、您能直接向我们分享 SysConfig 文件吗

    此致、

    Pradeep R

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Pradeep、

    遗憾的是、我们没有使用.syscfg 文件来生成 MCAL 示例。 您可以直接查看示例中生成的文件并相应地配置 MPU 区域。

    此致、

    Nihar Potturu。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好 Nihar Potturu ,

    对于 FLS 和 Eth UART 基地址不同、如何一起处理?

    基本结构

    /* UART 特性*/
    静态 UART_Attrs gUartAttrs[CONFIG_UART_NUM_Instances]=


    .baseAddr = CSL_WKUP_UART0_BASE、
    .inputClkFreq = 48000000U、
    }、
    };

    用于 ETH

    静态 UART_Attrs gUartAttrs[CONFIG_UART_NUM_Instances]=


    .baseAddr = CSL_MCU_UART0_BASE、
    .inputClkFreq = 48000000U、
    }、

    };

    此致、

    Pradeep R

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好Nihar Potturu ,

    来提供任何反馈

    此致、

    Pradeep R  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Pradeep、

    [引述 userid=“551053" url="“ url="~“~/support/processors-group/processors/f/processors-forum/1548973/processor-sdk-am62x-regarding-generated_dpl-files-for-fls-and-eth-together/5969075

    对于 FLS 和 Eth UART 基地址不同、如何一起处理?

    [/报价]

    UART 仅用于登录 MCAL 示例。 您可以根据您的用例配置任何 UART (MCU UART 或 Wkup UART) 或两者。

    此外、如果您只需在 syscfg-GUI 中添加两个 UART 实例、它将在两个 UART 都启用的情况下自动生成代码。

    此致、

    Nihar Potturu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好 Nihar Potturu ,

    感谢您发送编修。

    此致、

    Pradeep R

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好 Nihar Potturu ,

    在修改 System Config 工具中的配置后、我们看到共享 mcal 示例和系统配置工具生成的配置存在差异。

    因此、我们尝试通过比较 fls intr 示例和 eth 测试应用示例来手动调整更改。

    随着这些变化,FLS 和 eth 独立工作。

    是否可以继续进行这些手动更改?

    此致、

    Pradeep R

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Pradeep、

    是的、您可以继续进行手动更改。

    此致、

    Nihar Potturu。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好  ,

    感谢您发送编修。

    此致、

    Pradeep R