This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TDA4VEN-Q1:PLL7 (C7x PLL)

Guru**** 2551170 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1568454/tda4ven-q1-pll7-c7x-pll

器件型号:TDA4VEN-Q1


工具/软件:

您好 TI、

sprujb3b 第 6.4.5.2 节列出了 PLL7 (C7x PLL)、但图 6-36 未显示 PLL7 (C7x PLL)。 这是遗漏吗?

sprujb3b 第 6.4.5.3.2 节不包括 n=7 作为可能。 这是正确的吗?

sprujb3b 图 6-28 显示了由 GPU PLL 计时的 C7xv (2x) 块。 这是正确的吗?

Sprujb3b 图 6-36 仅显示了 MCU_HFOSC0_CLKOUT 作为所有主域 PLL 的源。 但是、寄存器说明似乎表明 EXT_REFCLK1 也是可以实现的。

还请确信 HFOSC0_CLKOUT 和 MCU_HFOSC0_CLKOUT 是同义词。

sprsp96a 第 6.9.4.3 节未提及视频 PLL 或 C7x PLL。 这是正确的吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    sprujb3b 第 6.4.5.2 节列出了 PLL7 (C7x PLL)、但图 6-36 未显示 PLL7 (C7x PLL)。 这是遗漏吗?
    >>PLL7 应在图 6-36 中

    sprujb3b 第 6.4.5.3.2 节不包括 n=7 作为可能。 这是正确的吗?
    >>第 6.4.5.3.2 节应包括 n = 7;这些寄存器显示在 J722S_J722S Registers_Public_中  

    sprujb3b 图 6-28 显示了由 GPU PLL 计时的 C7xv (2x) 块。 这是正确的吗?
    >> 不可以、C7x 由 C7x PLL 提供时钟;GPU PLL 在 C7x 时钟方案中不起作用

    Sprujb3b 图 6-36 仅显示了 MCU_HFOSC0_CLKOUT 作为所有主域 PLL 的源。 但是、寄存器说明似乎表明 EXT_REFCLK1 也是可以实现的。
    >> 嘿、我认为 TRM 在这个主题上说得对!  MCU_HFOSC0_CLKOUT 是 C7x PLL 的时钟源。 EXT_REFCLK1 不可用

    还请确信 HFOSC0_CLKOUT 和 MCU_HFOSC0_CLKOUT 是同义词。
    >>已确认。

    sprsp96a 第 6.9.4.3 节未提及视频 PLL 或 C7x PLL。 这是正确的吗?
    >>不知道要问什么。

    Kevin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kevin、

    感谢您的快速响应!

    MCU_HFOSC0_CLKOUT 是 C7x PLL 的时钟源。 EXT_REFCLK1 不可行[/报价]

    好的、MAIN_PLL_TEST_CLKSEL_CLK_SEL_PLL7_PROXY(在 J722S_J722S.20250115 中 Registers_Public_) 确实)确实仅适用于某种测试模式?

    sprujb3b 表 5-54 源索引似乎表明 EXT_REFCLK1 可用作某些 PLL 的源。 请说明一下、哪一个? 这有点难以解密。

    sprsp96a 第 6.9.4.3 节没有提及视频 PLL 和 C7x PLL。 这是正确的吗?
    >>不确定要问什么。

    似乎这两个 PLL 也应该列在数据表 (sprsp96a) 的该部分中。

    [/quote]