This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM6442:TMD64EVM 中的 EMMC 接口需要端接

Guru**** 2558250 points
Other Parts Discussed in Thread: AM6442

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1571125/am6442-termination-required-for-emmc-interface-in-tmd64evm

器件型号:AM6442


工具/软件:

您好、

我正在使用 HyperLynx 工具为基于 TMD64EVM 参考的定制电路板设计执行 SI 分析。 在分析 eMMC 接口时、我观察到 Vmax、Vmin、下冲和过冲不在预期范围内。 根据 AM6442 IBIS 模型、驱动器似乎仅支持 40Ω 阻抗、但在 TMD64EVM 板上、eMMC 信号会随 50Ω 阻抗路由、而无需任何外部串联端接、即使驱动器支持 40Ω 也是如此。在这种情况下、TMD64EVM 如何实现适当的信号完整性? 我还尝试了 10Ω 和 22Ω 串联端接、结果与预期范围相匹配。 在这种情况下、是否建议添加一个外部串联端接电阻器?

此致、

Fhamitha M

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的  Fhamitha M

    建议对时钟信号使用串联电阻、并且根据本指南中的项目 3 和 4、数据/命令串联电阻是可选的:

    【常见问题解答】AM625/AM623/AM620-Q1 / AM62L/AM64x/AM243x (ALV)/ AM62Ax/AM62D-Q1/AM62Px 定制电路板硬件设计的设计建议/常见错误–eMMC 存储器接口

    *可选意味着您可以在需要时添加串联电阻来提高信号完整性。 该器件取决于定制电路板设计和布局。

    您可能还需要参考项目 9 以了解驱动强度。

    谢谢、

    Stan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、 Fhamitha、

    AM64x 实现了硬宏 eMMC PHY 并具有专用功能。

    您能否确认正在 TI.com 上使用最新 IBIS 模型?

    您能分享看到的波形有反射吗?

    您考虑使用的速度是多少?

    SoC 实现数据和 CMD 信号的内部拉电阻

    复位后、时钟由内部逻辑驱动。

    对于 eMMC 接口信号、上拉和下拉是可选的、或不建议这样做。

    此致、

    Sreenivasa.

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、 Fhamitha、

    我还尝试了 10Ω 和 22Ω 系列终止、结果与预期范围相匹配。 在这种情况下、是否建议添加外部串联端接电阻器?

    可以添加一个串联电阻来控制可能的信号反射。

    请共享在负载侧捕获的波形以供检查(靠近所连接器件)。

    此致、

    Sreenivasa.