工具/软件:
我正在考虑一种机制、即将 AWB 数据从 OSPI 闪存复制到共享 SRAM、并 在启动时加载到 AudioWeaver 内核。
建议将 AWB 作为 TI 存储为 TI 的存储器空间是多少?
请告诉我 TI 对 OSPI 闪存和共享 SRAM 的建议。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具/软件:
我正在考虑一种机制、即将 AWB 数据从 OSPI 闪存复制到共享 SRAM、并 在启动时加载到 AudioWeaver 内核。
建议将 AWB 作为 TI 存储为 TI 的存储器空间是多少?
请告诉我 TI 对 OSPI 闪存和共享 SRAM 的建议。
您好 Sugai、
至于闪存、它也会影响 FFS、因此 我们 担心如何准备适当的区域。
为了使闪存中存储/写入的数据达到特定偏移量、用户需要确保选择的偏移量不会与其他二进制(将刷写到闪存器件)重叠。
例如、某个东西不需要受到干扰并且是关键数据、然后可以将其放置在固定偏移处、例如闪存的第二个最后一个块。
请注意、会保留闪存的最后一个块以存储 128 字节的 phy 调优模式。
对于 MSRAM、请允许其他专家对此进行评论。
谢谢、
Vaibhav
大家好、Kumar 先生
关于 共享 SRAM、我不想知道内存规格、我想知道 SDK 设计概念。
自定义区域“C70_0 AWE_OCRAM_DATA_MEM“和“C70_1 AWE_OCRAM_DATA_MEM“被定义为区域、但利用率为 0%。
我想知道这一地区的安全目的是什么。
这不是为存储 AWB 保留的区域吗?
e2e.ti.com/.../SharedSRAM_5F00_MemoryMap.xlsx
Hi Ito-San, Sugai-san,
对延迟深表歉意。
]自定义区域“C70_0 AWE_OCRAM_DATA_MEM“和“C70_1 AWE_OCRAM_DATA_MEM“定义为区域、但利用率为 0%。
我想知道这一地区的安全目的是什么。
这不是为存储 AWB 保留的区域吗?
是的、您认为当前 AWE_OCRAM_DATA_MEM 的利用率为 0%是正确的。 随着模块的增加、我们计划将此内存区域用作慢速堆、目前所有内容都放置在 L2 中。
您可以将 AWB 存储在闪存中。|
谢谢、
Shreyansh