您好!
我们处于基于 ARM+DSP 的处理器模块的设计阶段。 我们为我们的应用选择了 Sitara 处理器 AM5718。 计划在非多路复用模式配置中使用并行 NOR 作为引导闪存。 因此 NOR 闪存将使用处理器的 CS0。 除了 GPMC 的 NOR 闪存接口、我们还计划分别使用 CS1和 CS2的 NAND 闪存和 FPGA。 使用 eMMC NAND 限制使用多路复用模式和引导闪存配置(根据 TRM、如果理解正确)。 因此、在多路复用模式配置中、需要额外的地址/数据锁存 IC、但我们有模块尺寸限制。 因此、计划将 NAND 闪存连接到 GPMC。
GPMC 接口:
CS0 ->并行 NOR 闪存(引导)
CS1 -> NAND 闪存(存储)
CS2 --> FPGA
请确认是否可以在上述配置中使用 GPMC 接口。
此致
Hafiz