This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM3352:MDIO_DATA 时序问题

Guru**** 2595925 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/582223/am3352-mdio_data-timing-question

器件型号:AM3352

您好!

查看数据表的图7-5、MDIO 似乎根据 MDIO_CLK (MDC)正边沿同步进行了同步。

测量此值时:它看起来是基于 MDC 负边沿同步同步的... (参见下图)

您能不能澄清一下、这是数据表错误、还是我对数据表的理解不好。

谢谢  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    数据表中有两个图表- MDIO_DATA 时序-输入模式和 MDIO_DATA 时序-输出模式。 您测量的是什么?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Nico
    通过内部讨论、我确认这似乎是数据表问题。
    这对您的客户有何影响?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,在客户层面没有影响,但只能通过澄清来确保前面的组件是“兼容”的。

    由于 TI AM335x CPSW 和 MDIO 运行良好,因此所有的 Eth PHY 都能正常工作,因此我们希望确保它是数据表错误。

    谢谢

    Nicolas

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    数据表当前显示了 MDIO_DATA 在 MDIO_CLK 的上升沿发生变化。 但是、MDIO_DATA 实际上在 MDIO_CLK 的下降沿发生变化。

    需要更新“MDIO_DATA 时序–输出模式”图,以显示 MDIO_DATA 在 MDIO_CLK 的下降沿发生变化。 此更新还要求更新“MDIO_DATA 的开关特性”表中的“延迟时间、MDC 高电平到 MDIO 有效参数”值,其中新的最小值为-10ns,新的最大值为10ns。

     总之、MDIO_DATA 可能会在 MDIO_CLK 下降沿之前的10ns 和 MDIO_CLK 下降沿之后的10ns 之间随时更改。

    此致、
    Paul