请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:AM3352 您好!
查看数据表的图7-5、MDIO 似乎根据 MDIO_CLK (MDC)正边沿同步进行了同步。
测量此值时:它看起来是基于 MDC 负边沿同步同步的... (参见下图)
您能不能澄清一下、这是数据表错误、还是我对数据表的理解不好。
谢谢
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
查看数据表的图7-5、MDIO 似乎根据 MDIO_CLK (MDC)正边沿同步进行了同步。
测量此值时:它看起来是基于 MDC 负边沿同步同步的... (参见下图)
您能不能澄清一下、这是数据表错误、还是我对数据表的理解不好。
谢谢
数据表当前显示了 MDIO_DATA 在 MDIO_CLK 的上升沿发生变化。 但是、MDIO_DATA 实际上在 MDIO_CLK 的下降沿发生变化。
需要更新“MDIO_DATA 时序–输出模式”图,以显示 MDIO_DATA 在 MDIO_CLK 的下降沿发生变化。 此更新还要求更新“MDIO_DATA 的开关特性”表中的“延迟时间、MDC 高电平到 MDIO 有效参数”值,其中新的最小值为-10ns,新的最大值为10ns。
总之、MDIO_DATA 可能会在 MDIO_CLK 下降沿之前的10ns 和 MDIO_CLK 下降沿之后的10ns 之间随时更改。
此致、
Paul