This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320C6678:在 CS 和第一个 MOSI 数据之间需要较长的延迟

Guru**** 2614265 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/582001/tms320c6678-need-long-delay-between-cs-and-first-mosi-data

器件型号:TMS320C6678

您好!

连接到 c6678的 SPI 从器件需要大于50us 的延迟。

我可以控制直接 SPI CS 信号吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Kim:

    我已将其转发给设计团队。 他们的反馈应发布在此处。

    BR
    Tsvetolin Shulev
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Yoonsun、

    《KeyStone 架构串行外设接口(SPI)用户指南》(SPRUGP2A)的第2.5.1节介绍了 SPI 接口时序控制的相关信息。 如果您以1GHz 运行 C6678、则 SPI 的时钟频率为1GHz/6或166.67MHz。 CS 变为活动状态和出现第一个时钟之间的建立时间最多可以是 SPI 时钟周期的257倍。 在1GHz 时、最大设置时间约为1.5 μ s。 SPI 无法适应在数据出现前需要50微秒延迟的从器件。 如果从器件的运行速度很慢、则可以通过 Bit-bang GPIO 引脚与其通信。

    此致、

    Bill