This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 66AK2H14:处理器复位引脚连接

Guru**** 2551900 points
Other Parts Discussed in Thread: 66AK2H14, TPS386596

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/598142/66ak2h14-processor-reset-pins-connection

器件型号:66AK2H14
主题中讨论的其他器件: TPS386596

您好!

对于66AK2H14 Keystone 处理器:  

1) 1)在上电期间、是否允许在 POR#取消置位后使 RESET#无效?

2) 2)如果 RESETFULL#绑定到 RESET#、则处理器是否正常工作?

谢谢、此致、

Madhu。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Madhu、

    我已将此事转发给设计专家。 他们的反馈应发布在此处。

    BR
    Tsvetolin Shulev
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    1) 1)请参阅第10.2.1节"加电排序"、第10.2.1.1节"内核-前 IO 电源排序"和第10.2.1.2节" IO 前核电源排序"。 您还应考虑10.2.1.3长时间复位:"将器件长时间保持在 POR、RESETFULL 或复位状态可能会影响器件的长期可靠性(由于电压升高、可能会使器件承受应力)。"
    因此、IMO 是、您可以在 POR 取消置位后取消复位。

    2)。 如果复位被绑定到复位、您的意思是什么? 请参阅 KeyStone II 器件硬件设计指南(www.ti.com/.../sprabv0.pdf)中的复位实现部分。

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Yordan、您好!

    感谢您的回复。

    1) 1)我计划使用 TPS386596将 POR#连接到电源正常生成逻辑、RESETFULL#连接到复位开关。 因此没有任何逻辑可用于控制复位#。 因此、请建议我如何连接 RESET#。

    2) 2)在取消 POR#、RESETFULL#引脚的置位时、是否需要保持特定的上升时间?

    提前感谢。

    此致、
    Madhu。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    我已要求工厂团队为此提供帮助。 反馈将发布在此处。

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Madhu、
    根据您的问题、似乎您已将 RESETz 信号与 RESETFULLz 信号绑定。 虽然这不是一个理想的连接、但我认为 RESETFULLz 功能应该取代 RESETz。 请务必注意、任何尝试使用 RESETz 的电路都不会完全复位器件。 处理器尚未使用此配置进行测试、您的电路应进行校正、以满足数据手册中电源序列部分的要求。 处理器应该可以正常运行、但我们无法保证。
    此致、
    Bill
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Bill、

    非常感谢您的回复。

    请回答我的以下问题:

    1) 1) RESETFULL#是否可以置为有效(例如:使用复位开关)而不发出 RESET#?

    2) 2)在取消 POR#、RESETFULL#引脚的置位时、是否需要保持特定的上升时间?

    此致、
    Madhu。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Madhu、
    1) 1) RESETz 和 RESETFULLz 对器件的用途完全不同、不能同时激活。 RESETFULLz 可以并且应该被独立置位以实现所需的复位类型。
    2) 2) PORz 和 RESETFULLz 的上升时间有点棘手。 需要考虑两个因素。
    首先、复位信号必须是单调的。 这很难与缓慢上升时间有关。 当 PORz 电压电平接近状态从低电平转换为高电平时、缓慢上升时间将延长时间。 如果信号上的一些噪声导致信号在达到高电平状态后的短时间内转换回低电平状态、则会产生不符合脉宽要求的复位信号。
    其次、复位信号在整个器件中同时使用和异步。 理想情况下、所有部件都将在同一个时钟周期上感测复位转换。 为了实现这一点、复位应该在一个 SYSCLK 周期内从低电平转换为高电平。
    我们看到一些客户尝试使用带 RC 电路的开关生成复位信号。 通常、这种类型的电路不成功。
    此致、
    Bill
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Bill、

    非常感谢您提供的信息。

    "复位应在一个 SYSCLK 周期的时间内从低电平转换为高电平"

    请告诉我 SYSCLK 必须考虑的频率。 它是应用于器件 SYSCLK 引脚的外部时钟频率吗?

    此致、
    Madhu
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Madhu、

    这基本上是正确的。 PLL 在引导时处于旁路状态、因此用作 SYSCLK 的外部时钟频率应用于满足此要求。 请注意、这可以是 SYSCLK 引脚或 ALTCORECLK 引脚上的时钟、具体取决于 CORECLKSEL 的电平。

    此致、

    Bill