This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具/软件:Linux
大家好、~!
我混淆了 EMIF 时钟和 DDR 时钟。
我的源时钟是 OSC0_IN 时钟的24MHz。
该规范指出、OCP_CLOCK (接口时钟)的最大频率为200MHz。
并且 m_clk (EMIF 功能时钟)的最大频率为100Mhz。
但是、我对 DDR_CLOCK 和 EMIF 时钟感到困惑。
EMIF 时钟的含义是什么?
它是否与 DDR 时钟和 EMIF 时钟不同?
提前感谢。
感谢你的帮助。
我还有一个关于“m_clk 和 cmd0_DFI_clk”的问题。
表7-95. EMIF 时钟信号
时钟信号 |
最大频率 |
基准源 |
注释 |
OCP_clk (接口时钟) |
200 MHz |
CORE_CLKOUTM4 |
PD_PER_L3_gclk 来自 PRCM |
m_clk (EMIF 功能时钟) |
100 MHz |
DDR PLL CLKOUT/2 |
PD_PER_EMIF_gclk 来自 PRCM |
cmd0_DFI_clk cmd1_dfi_clk cmd2_dfi_clk Data0_DFI_clk Data1_DFI_clk (宏时钟) |
200 MHz |
DDR PLL CLKOUT |
clkout_po 进行编程 |
图8-13. DDR PLL 结构
(http://i.imgur.com/LUU4N0q.png)
DDR 时钟是否源自 DDR PLL CLKOUT?
如果 DDR 时钟的频率为266Mhz、CLKOUT 预计为266Mhz。
因此、我认为 cmd0_DFI_clk 也应该为266Mhz、EMIF M_CLK 应该为133MHz。
但该规格告诉我、最大 EMIF M_CLK 为100Mhz。 如果 DDR CLK 为266Mhz、我认为 EMIF m_clock 为133MHz。
我想知道 EMIF m_clk 和 cmd0_DFI_clk 的真正值是什么?
您正在阅读的 TRM 已过时。 请下载当前 TRM (http://www.ti.com/lit/ug/spruh73o/spruh73o.pdf)。
非常感谢您的帮助。
‘DK4T1G084QF-BCE7 DDR (我想使用的)的速度达到了“DR2-800 5-5-5”。
但是,我已经检查了 AM335x 在“SPRS717”中使用“DDR2-532,DDR3-800”。
在 AM335x 下、我可以使用具有 DDR2-800速度的 K4T1G084QF-BCE7 DDR 吗?