https://e2e.ti.com/support/processors-group/processors/f/processors-forum/594961/66ak2l06-66ak2l06
器件型号:66AK2L06主题中讨论的其他器件: RFSDK、 TCI6630K2L、 DAC38J84、 ADC32RF80
SPRS930指定 DFE 标称最大频率为368.64MHz、因此在 SPRY293中、它声称它可以将736 MHz 实际数据处理为368 MHz IQ 输入。 但是、在 SPRUHX8A 文档中、它指出来自 RX 子块的 RX 输出格式器将交错 IQ 数据、而 DDUC 将 IQ 数据处理为交错格式(第41、23.1页)。 这是否意味着一对 IQ 至少需要两个 DFE 周期、因此 IQ 的最大输入速率实际上限制为184MHZ、因此实际数据为368MHZ?
2. DFE PLL 是否可以配置为368.64或245.76M 以外的不同速率?
3. RX 块中的 F1、F2抽取器是什么类型的滤波器? 我们如何配置 F1和 F2? (2.10.6中未提及相关 API)是否可以对其进行调整、或者是否具有可切断固定带宽的固定通带?
2.6.1中提到 CDFR 具有4个输出流、具有独特的并行 IQ DPD 输出流。 这四个流到底是什么? 从下面的方框图中可以看出、4的每个流都是1或2 IQ 交错 TX 流的组合、因此它们在一组2中大声说出相同的天线组合 TX 流。 它们是否来自 CFR 的前/后 CFR 子功能块?
它提到了一些 DFE 功能块的硬件寄存器设置。 是否有任何文档包含寄存器映射列表?
6.在哪里可以找到 DFE API 设置的 API 手册?