发件人字段:
哪个外部接口最适合连接到 FPGA,以便将原始图像数据放入 Sitara 的主存储器中? 在 VIP 模式下进行读操作有一种原始输入模式、但在内部、器件必须将数据重新映射到 RGB565格式、以便将其保存在 DDR 存储器中。 关于这一点的任何指导都将是有益的。 例如,在我们的现有设计中,FPGA 连接到两个以60MHz 运行的16位并行接口,以将原始图像数据传输到 DSP 的主存储器。 无论采用哪种最佳方法、我们的 FPGA 都可以进行定制、以实现所需的互连。
有几种不同的模式需要考虑:
如 上所述,FPGA 将数据移至 Sitara 的主存储器中。 然后、验证算法将从读取此数据开始。
2. 不需要 DSP 功能但原始数据直接发送到主机 PC 的应用。 那么,没有办法直接从 VIP 接口通过 USB 2.0高速接口进行 DMA 处理,而不首先将图像数据放入 Sitara 的主存储器中? 或者是否有其他接口可实现此直接 USB 连接? 此概念更适用于不同的项目、但我们也在尽可能查看常见的内部架构。
