This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM5716:L4互连

Guru**** 2553450 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/602382/am5716-l4-interconnect

器件型号:AM5716

您好!

我想了解 L4互连。  这是因为内部吞吐量对于我们的应用非常重要。

我认为以下两个连接可以同时访问。 (案例1)

-通过 L4_PER1_P3从 MPU 访问 UART1。
-通过 L4_PER2_P1从 EDMA_TC0访问 UART7。

这种情况如何? 他们还可以同时访问吗? (案例2)

-通过 L4_PER1_P3从 MPU 访问 UART1。
-通过 L4_PER1_P1从 EDMA_TC0访问 UART2。

请您用"是"或"否"回答我的问题吗?  此外、如果 TRM 中有相关描述、请告知我。

我是指 TRM (SPRUHZ7E)中的这些数字。

-图14-3. 连接矩阵
-图14-9. L4互连概述

请参阅随附的文件。

此致、
Kazu

e2e.ti.com/.../l4_5F00_interconnect.pptx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    AM57x 团队已收到通知。 他们将在这里作出回应。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我正在等待您的回复。

    此致、

    Kazu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Biser、

    我正在等待 AM57xx 团队的回答。 感谢您的支持。

    此致、
    Kazu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Kazu-San、

    是的、存在并发。

    用例1 (UART 位于单独的 L4段上)将具有最大并发性。
    用例2 (两个 UART 位于同一 L4段中)可能具有一定的相关性。

    此致、
    Melissa