您好!
我对电压域最大电流额定值有疑问。 我们在 ARM (AM3359BZCZA80)、FPGA 和 NOR 闪存之间有一条并行通信总线。 由于 FPGA 具有相对较强的内部25k Ω 上拉电阻、我们在地址线路上使用了1k Ω 下拉电阻、以便 ARM 能够从闪存正确引导(我们选择了此解决方案而不是开关缓冲器、以最大限度地减小尺寸和降低成本)。 最近、我们发生了一个原型故障、其中 ARM 似乎正在短接3.3V 电源轨、这似乎已经使 PMIC 熔断。 ARM 芯片会变得非常热。
在执行各种测试后、我唯一的坚持理论是、小下拉电阻超出了电压域上的额定电流、但低于每个引脚最大值6mA。 我计算出、在 VDDSHV3上、如果输出通常为高电平、并且数据表指定50mA 为最大值(数据表的表5-10)、由于地址线下拉、我们将汲取~66mA 的电流。 另一个地址线路下拉电阻位于 VDDSHV6域上、消耗的电流为50mA、但最大值为100mA。
因此,我的问题是:超出电压域最大额定电流的故障模式是什么? 是否有任何场景会像我所见的那样有效地短接电源轨? 当我测量3.3V 电源轨上的电阻时、我看到~10欧姆、而在工作板上、它大约为千欧。
我考虑改用4kOhm 下拉电阻器,这样在降低电流消耗的同时,地址线仍应保持在臂的最大 V_IL 以下。
任何想法或信息都将不胜感激!
谢谢