Thread 中讨论的其他器件:OMAPL138
您好!
我 在当前项目中使用 OMAPL138EZWTA3器件。 我在配置 McASP 发送时钟时感到困惑。 我参考的是 OMAP L138手册"文献编号:SPRUH77C
2013年4月–2016年9月修订"。 我的困惑在于、第129页显示 McASP 时钟来自 sysclk2、既可以来自 PLL0控制器、也可以来自 PPL1控制器、并且在同一页中 AUXCLK 未连接到 McASP 接口。
但第139页显示了自相矛盾的信息、在本页中、参考时钟和模块时钟都连接到 McASP 接口、并且还指出内部时钟来自 PLL0_AUXCLK 时钟源、这太令人困惑了、我相信我们也可以从 SYSCLK2生成 McASP 内部时钟。
请您在下面说明提及的项目。 在我们的设计中、McASP 接口仅用于两个 OMAP 处理器之间的通信、不用于音频日期传输。
什么是 PLL0_AUXCLK? 它是否直接源自连接到辅助处理器的外部振荡器?
由于我们计划将 PLL0_SYSCLK2用于 McASP 内部时钟、我们需要遵循什么配置来从 PLL0 SYSCLK2导出 ACLKX (25MHz、外部振荡器也为25MHz)?
3.是否有必要使用 PLL0_AUXCLK 时钟进行 McASP 通信(不使用音频数据)。
4.模块时钟和 TX/RX 参考时钟之间的区别是什么(OMAP 手册第139页的图7-7)。
请帮助我了解上述说明。

