This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] Linux:DM8148捕捉:检测到 VIP0上的捕捉溢出

Guru**** 2587345 points
Other Parts Discussed in Thread: TVP7002

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/594065/linux-dm8148-capture-capture-overflow-detected-on-vip0

主题中讨论的其他器件:TVP7002

工具/软件:Linux

当我使用 DVRRDK4.0封装时、链路是电容编码、2通道、8位、仅使用 vip0。 如果 FPGA 发送相同的头、CAP 正常、如果 FPGA 发送不同的头、CAP 错误、打印"捕捉:溢出检测 pnVIP0、Total Reset=…"。 现在 、我不知道如何解决它。 您能 帮我吗?thx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    您的用例中的"相同的头"和"不同的头"是什么意思?
    您可以检查此主题:
    e2e.ti.com/.../315097
    它适用于 tvp7002、但它可能会指向您应该检查的内容"检测到溢出..." 情况。
    我还建议您查看此链接:
    e2e.ti.com/.../426680
    您也可以在 e2e 中搜索类似问题。

    BR
    玛格丽塔
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    是的,我检查了这个线程,但我不使用 tvp7002,FPGA 直接发送视频。 "同一首"表示 FPGA 发送两个 CHN"同一视频"、"不同首"表示 FPGA 发送一个 CHN 真实视频、另一个是模拟视频。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Thx ur reply.now I set cap param is
    CapturePrm.numVipInst = 2;
    for (vipInstId=0;vipInstId<2;vipInstId++)

    pCapInstPrm=&capturePrm.vipInst[vipInstId];
    pCapInstPrm->vipInstId=system_caption_INST_VIP0_port+vipInstId;
    pCapInstPrm->inDataForm=system_DF_YUV422P;
    pCapInstPrm->videoIfMode=system_capt_video_if_mode_8bit;
    pCapInstPrm->standard=system_std_576p;
    pCapInstPrm->inScanForm=system_SF_Progressive;

    pCapOutPrm=&pCapInstPrm->outParam[0];
    pCapOutPrm->dataFormat=system_DF_YUV422I_YUYV;

    然后、我添加 DEI 模块和编码、但我为每个通道设置了零 fps 的上限。 可以帮帮我。
    Thx。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    视频 CaptureMode 为 system_CAPT_VIDEO_CAPTURE_MODE_MULTI_CH_PIXEL_MUX_embedded_sync