请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TMS320C6748 Thread 中讨论的其他器件:OMAPL138
尊敬的论坛
网络上的电弧某些原理图显示 C6748 (或类似)连接到某些 FPGA,但我没有找到。 可能是因为它非常简单。
数据从 FPGA 传输到16位宽的 DSP
因此、问题是:
我们需要的连接器仅为 uPP_D[0]- uPP_D[15] + EN-START-CLK-WAIT?
-不需要 uPP_2xTXCLK。对 吗?
如果 CPU 时钟为375MHZ,uPP_CLK 可能最大为375/4 =93 MHz,因此我们可以达到最大93兆字/秒。 (1字=16位) 是否正确?
收到任何其他建议。
感谢你能抽出时间
Roberto