你(们)好
1.我在 Mistral EVB 上看到 DM 信号通过22欧姆电阻端接。 规格要求。 我看不到这种要求。 我怀疑终端电阻器将延迟 DM 信号与其他信号。 使电阻器为0欧姆? BTW、我们通过了500MHz 的仿真。
2.我将 DSP 的 VREFSSTL_DDR0和 DDR3的 VREF 引脚连接到 TPS51206DSQ 的引脚6。 在 Mistral EVB 上、我看不到连接到活动电源的引脚。 它是不是 O.K?
3、我们使用 DDR3L (DSP 规范中未提及)、电压为1.5V。(对于此 DDR3L、为 MT41K256M16TW-107 IT 正常工作)
您在这里看到问题了吗? (电气看起来像 O.K、可能是寄存器?)
4.我在 Mistral EVB 上看到引脚 DDR[0]_RST 是 PU、应该是 PD、为什么?
5.为什么在 EVB 0.75V_Vtt 和 DSP_1V5上通过4*0.1uF 电容进行连接?
6. DSP 的调试连接器被放置在单独的电路板上,2个电路板通过8英寸电缆连接,我们是否会遇到 JTAG、EMU 的问题?
谢谢!
