This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 66ak2l06:需要66ak2l06 JESD 120MHz 速率、而不是122.88或153.6默认速率

Guru**** 2562120 points
Other Parts Discussed in Thread: RFSDK

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/626159/66ak2l06-66ak2l06-jesd-120mhz-rate-needed-instead-of-the-122-88-or-153-6-default-rates

器件型号:66AK2L06
主题中讨论的其他器件:RFSDK

您好、再说一次、

我计划以120MHz 的频率运行我们的 JESD 接口、该频率不同于中列出的122.88MHZ 或153.6MHZ

建议的串行器/解串器寄存器配置选项6.3.  表下方的注释显示

"TI 要求客户对所有器件都使用 TI 生成和支持的默认 PHY 配置

运行模式(作为 MCSDK 的一部分提供)。 TI 无法直接支持客户

生成的配置文件。 在这些配置中使用和访问的代码/寄存器

必须被视为给定接口用例的"默认值"、不得修改

由客户提供。"

我是否能够正确地修改 JESD 以使用我们的120MHz 基准、并且仍然使用 MCSDK 来实现这一目的?  为了适应120MHz 采样率、需要从"默认"用例中更改哪些代码/寄存器?

谢谢-b

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    我已通知工厂团队。 他们的反馈将在此处发布。

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!
    有几个部分需要修改、其中没有一个部分随 RFSDK 发布、您需要与英格兰 CommAgility 或意大利 Azcom 进行第三方定制开发。 简而言之、它不在 RFSDK 中。 需要修改的段包括:
    a) DFE 时钟速率接受输入122.88Mhz、并使用(PLL 时钟)/[逻辑时钟]的 DFE PLL 进行开发
    122.88e6输入->(245.76*4)/245.76Mhz 或(368.64 * 2)/368.64Mhz - DFE 和 IQN 时钟
    b)串行器/解串器 PLL 需要在 DFE 中生成一个 IQ 速率的倍数
    IQrate * 10位/字节*每个 I 或 Q 2个字节*(并行 IQ x1、交错 IQ x2、TDM 交错 IQ x4)
    SerDes 配置位于 MCSDK 中、这些配置包括 IQ MSPS 速率61.44、92.16、122.88、184.32、245.76、368.64
    c) JESD SYSREF -通常基于122.88Msps、不适用于0类。

    要使用120MHz、您需要使用66ak2l06 EVM、DLC 卡(开发人员应具有此卡)和相应的 DAC、ADC 卡。
    第一部分是数字回送、其中包括 PLL 和 DFE 和 IQN 内部的时钟、
    1) 1) PLL 限制可由第三方开发人员检查、PLL 用户指南
    2) 2)串行器/解串器乘法器 PLL、不是由开发人员完成、TI 必须参与其中、并且目前它们与上述速率没有变化(它们)
    都位于 MCSDK 中、适用于 A 类串行器/解串器。 这可能是一个更具限制性的要求
    3) 3) JESD SYSREF、如果其类型为0、则不需要 SYSREF。 如果其类型1不同。

    此致、
    Joe Quintal