您好、TI、
为了在 C6657上达到2GB 的可寻址空间、我们计划使用4个512MB 器件(MT41K256M16)、采用双列方式(所有 IC 都位于微孔设计 PCB 的同一侧)。 大于此值的16位器件目前似乎在我们所需的温度范围内不可用。 我们有几个问题(以下所有器件均应假设具有 x16数据宽度):
1. sprabi1c 的表2中未列出此配置。 您能否确认这是 C6657 32位宽 DDR 的有效配置?
2.如果我们的最大 DDR 大小要求可以减少到1GB,并且我们可以选择2个512MB 部件或4个256MB (双列),那么双列产品有哪些优势? 例如,由于打开的页面的 amout 可能更高,我们是否可以预期吞吐量会增加10%?
3.在双列设计中,从 DSP (等分段)的角度来看,数据组是否最好以"T"或"V"布局布线?
我们了解 sprabi1c 第6.3.1节中的路由规则。