This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320C6748:使用 McASP 时应该需要 AHCLK?

Guru**** 2558250 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/623850/tms320c6748-ahclk-should-be-needed-when-mcasp-was-used

器件型号:TMS320C6748

尊敬的香榭丽舍

您能告诉我在 McASP 中使用 AHCLKX/R 的目的是什么吗?

当 BT 模块作为输入连接并处理 BT 音频并通过 McASP 将其输出到 AIC31x 时、AHCLKX/R 是否需要连接到 AIC31和 BT 模块的 MCLK?

在正常情况下、我认为不需要连接 AHCLKX/R、可以只将 BCLK (CLKX/R)和 WCLK (FSX/R)用于 I2S 音频数据。 我的理解是否正确?

如果应该、您能告诉我 AHCLKX/R 应该如何连接和设计?

BT 模块将连接到 C6748的 McASP Rx 以进行音频输入、AIC31将连接到 McASP Tx 以进行音频输出。

音频将通过 BT 输入、然后在 C6748 DSP 中进行处理并通过 AIC31输出。 这是基本情况。 我想知道在本例中是否需要 AHCLKX/R。

谢谢、此致、

SI

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我已将您的查询转发给硬件设计团队。 他们的反馈应发布在此处。

    BR
    Tsvetolin Shulev
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Si、

    几个月前、我在 AM335x 中为您回答了类似的问题。 您能否查看时钟方框图、并告诉我们您是否在寻找以下信息:
    e2e.ti.com/.../599472

    此致、
    Rahul
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Rahul、

    感谢您的提醒。
    BTW、如果 BT 和 AIC31之间不需要同步、则不需要将 MCLK 连接到 AHCLKX/R、对吧?


    谢谢、此致、
    SI
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 SI、

    就 McASP 而言、如果要使用 AHCLKX/R 生成 ACLKX/R、则只需要 AHCLKX/R

    典型示例类似于 AVR 主输出的 Tx 部分。  您可能会从 HDMI 芯片或 DIR 获得24.576MHz 的 MCLK、但对于96k 和48K 用例、它会将其分频为6.144或3.072MHz 的位时钟。  在这种情况下、您确实需要该高时钟。

    如果您只是从某个设备接收数据、但不需要基于该源生成任何时钟、则只需要位时钟和帧同步。

    这是否有帮助?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    但请记住-该 AIC 芯片可能需要一个 MCLK。 如果需要与 BT 单元提供的时钟同步、您实际上可能需要将其连接到 McASP、以便您可以根据它生成 Tx 时钟。 我的上述回答是一般性的、但如果您需要具体细节、我们需要一个方框图。 我们需要知道谁应该是时钟主器件、哪些区域应该彼此同步等