从表6-100中删除 (C66x DSP 系统 PLL 配置() 数据表的第191页 以及在为1250 MHz 器 件设置引导模式[12:10]至0b011之后、我得到 PLLD = 0 PLL M = 24和输入时钟频率为100 MHz 的 DSP FIS 1250 MHz。
从第2.2.1节读出的第2-4页
KeyStone 架构
文献编号:SPRUGY5C
2013年7月
DSP 引导加载程序
我找到以下内容
主 PLL 在无引导、SPI 和 I2C 引导时保持旁路模式。 用于其他引导
PLL 初始化序列在引导 ROM 内执行以进行配置
处于 PLL 模式的主 PLL。
因此我认为由于我使用 emif16引导 PLL、因此不会被绕过。
从第5页、
KeyStone 架构
锁相环(PLL)
我从 图中看到了 PLL 的方框图 PLLENSRC 控制多路复用器、我认为我已经看到了这种影响、但没有直接声明 PLLENSRC 为高电平(1)、并且在我的情况下、100MHz 的输入时钟直接路由到 sysclk7 用于 EMIF 引导。 Sysclk7在启动过程中通电后为100MHz/6……这是 sysclk7的正确频率吗? 我是否作出了正确的扣减 我确定的主要问题是、我不知道加电时的 PLLENSRC 是什么。 如果它不是1、那么我还需要知道加电时的 PLLen 是什么。
但是、如果100MHz/6是 SYSCLK7、这是 EMIF 启动时钟...如何加快速度以确保更快的启动?
谢谢
